FIR滤波器的设计实验报告(共6页).doc
《FIR滤波器的设计实验报告(共6页).doc》由会员分享,可在线阅读,更多相关《FIR滤波器的设计实验报告(共6页).doc(6页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上 EDAFIR滤波器的设计实验报告 班级: 学号: 姓名: 指导老师; 2015年 5月 6日 一实验目的(1) 熟悉Quartus 软件的基本使用方法。(2) 熟悉B-ICE-EDA/SOPC或其它EDA实验开发系统的基本使用方法。(3) 学习VHDL基本路基电路的综合设计应用。二实验条件(1) 开发软件:Quartus 。(2) 拟用芯片:Cyclone lll-EP3C55F484C8三实验内容 设计并调试好一个滤波器长度为4的DaubechiesDB4转置FIR滤波器,并用EDA实验开发系统进行硬件验证。四实验设计1. 图1-1实验原理图: 图1-1 转置结构
2、的FIR滤波器2. FIR的电路采用VHDL文本输入,有关VHDL程序如下LIBRARY LPM;USE LPM.LPM_COMPONENTS.ALL;LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_ARITH.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY FIR IS GENERIC(W1:INTEGER:=9; W2:INTEGER:=18; W3:INTEGER:=19; W4:INTEGER:=11; L:INTEGER:=4; MPIPE:INTEGER:=3); PORT
3、(CLK:IN STD_LOGIC; LOAD_X:IN STD_LOGIC; X_IN:IN STD_LOGIC_VECTOR(W1-1 DOWNTO 0); C_IN:IN STD_LOGIC_VECTOR(W1-1 DOWNTO 0); Y_OUT:OUT STD_LOGIC_VECTOR(W4-1 DOWNTO 0);END ENTITY FIR;ARCHITECTURE ART OF FIR IS SUBTYPE N1BIT IS STD_LOGIC_VECTOR(W1-1 DOWNTO 0); SUBTYPE N2BIT IS STD_LOGIC_VECTOR(W2-1 DOWNT
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- FIR 滤波器 设计 实验 报告
限制150内