实验二-组合逻辑电路(半加器、全加器)(共4页).docx
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《实验二-组合逻辑电路(半加器、全加器)(共4页).docx》由会员分享,可在线阅读,更多相关《实验二-组合逻辑电路(半加器、全加器)(共4页).docx(4页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上数字电子技术B实验报告班级: 姓名 学号: 实验二 组合逻辑电路(半加器、全加器)一、 实验目的1.掌握组合逻辑电路的功能测试。2.验证半加器和全加器的逻辑功能。3.学会二进制数的运算规律。二、 实验仪器及材料74LS00 二输入端四与非门 3片74LS86 二输入端四异或门 1 片74LS54 四组输入与或非门 1片三、 实验内容(如果有可能,附上仿真图)1.组合逻辑电路功能测试。(1).用2片74LS00组成图2.1所示逻辑电路。为便于接线和检查,在图中要注明芯片编号及各引脚对应的编号。(2).图中A、B、C接电平开关,Y1,Y2接发光管电平显示。(3).接表2.
2、1要求,改变A、B、C的状态填表并写出Y1,Y2逻辑表达式。(4).将运算结果与实验比较。表2.1输 入输 出ABCY1Y20000000101010110111110010101111101011110Y1=A+B Y2=(A*B)+(B*C)2.测试用异或门(74LS86)和与非门组成的半加器的逻辑功能。根据半加器的逻辑表达式可知,半加器Y是A、B的异或,而进位Z是A、B相与,故半加器可有一个集成异或门和二个与非门组成如图2.2。图2.2(1).在实验仪上用异或门和与门接成以上电路。A、B接电平开关K,Y,Z接电平显示。(2).按表2.2要求改变A、B状态,填表。表2.2输入端A0011B
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 实验 组合 逻辑电路 半加器 全加器
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内