数字式竞赛抢答器(共13页).doc
《数字式竞赛抢答器(共13页).doc》由会员分享,可在线阅读,更多相关《数字式竞赛抢答器(共13页).doc(13页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上一 设计任务 数字式竞赛抢答器二 设计条件本设计基于学校实验室Multisim8.0仿真软件和计算机.三 设计要求1、 设计制作一个可容纳4组的数字式抢答器,每组设置一个抢答按钮供抢答者使用。2、 根据数字式抢答器的功能和使用步骤,设计抢答者的输入抢答锁定电路、抢答者序号编码、译码和显示电路。3、 设计定时电路,声、光报警或音乐片驱动电路。4、 设计控制逻辑电路,启动、复位电路。四 设计内容1设计思想根据设计的要求分块设计抢答、锁存、计时、显示、和报警功能。(1)抢答和锁存电路要求能够对信号进行存储和所定,可用触发器组成。(2)对于显示部分就直接用编码器、七段数码管驱
2、动译码器和七段数码管组成。(3)计时电路是按秒进行倒计时,所以计时电路可以减法计数器、秒脉冲生成电路、和显示电路。由于电路对秒脉冲信号的占空比要求的不高所以可以用555定时器构成多谐振荡电路来实现.(4)报警电路,按题目要求可采用声、光报警,光报警用发光二极管电路实现声报警用蜂鸣器来实现。各个模块设计好后要把各个模块组合起来进行调试,主要是解决题目中要求的多个锁定问题:(1)抢答后抢答电路的锁定功能。(2)抢答后计时器的锁定功能。(3)计时结束后无人抢答时抢答电路的锁定功能。(4)计时结束后无人抢答时计时器的锁定功能。2电路结构与原理图根据设计要求和设计思路画出抢答器的组成框图: 主控电路抢答
3、按键计时器显示译码显示译码七段数码管秒脉冲电路七段数码管报警器图(1)四人智力竞赛抢答器系统框图触发锁存电路分析:图(2)触发锁存电路图(3) 74LS175的管脚图触发锁存电路主要是由集成寄存器74LS175、四输入与非门74LS20和二输入与非门74LS00构成.一个4位的集成寄存器74LS175的管脚图。其中CLR是异步清零控制端。在往寄存器中寄存数据或代码之前,必须先将寄存器清零,否则有可能出错。1D4D 是数据输入端,在CP 脉冲上升沿作用下,1D4D端的数据被并行地存入寄存器。输出数据可以并行从1Q4Q 端引出,也可以并行从端反码引出。 开关J5是裁判开关,开关J1J4是抢答开关.
4、开关闭合输入高电平,断开输入低电平。当J5断开时CLR端输入为低电平对74LS175进行清零,全为高电平,输入CLK的脉冲为有效脉冲。当开关J5闭合后选手可以进行抢答,如果J3闭合3D输入为1相应的3Q输出为1 ,输出为0,而 、 、输出为1,最后CLK的输入为1,脉冲信号将无效触发器被锁定.显示电路分析:显示电路由8线3优先编码器74LS148、与非门、集成七段显示译码器7448和七段共阴数码管组成。由于74LS148输出的是反码所以74LS148输出的信号首先用反码器反相后再由译码器译码并最终在七段数码管上显示出结果.图(4) 显示电路由于74LS148的输入端低电平有效,所以74LS17
5、5的反相输出端直接与74LS148的输入端D0、D1、D2、D3连接。74LS48输入信号为BCD码,输出端为OA、OB、OC、OD、OE、OF、OG共7线,另有3条控制线、。端为测试端。在端接高电平的条件下,当=0时,无论输入端A、B、C、D为何值,OAOG输出全为高电平,使7段显示器件显示“8”字型,此功能用于测试器件。端为灭零输入端。在=1,条件下,当输入A、B、C、D=0000时,输出OAOG全为低电平,可使共阴LED显示器熄灭。但当输入A、B、C、D不全为零时,仍能正常译码输出,使显示器正常显示。端为消隐输入端。该输入端具有最高级别的控制权,当该端为低电平时,不管其他输入端为何值,输
6、出端OAOG均为低电平,这可使共阴显示器熄灭。另外,该端还有第二功能灭零信号输出端,记为。当该位输入的A、B、C、D=0000且时,此时输出低电平;若该位输入的A、B、C、D不等于零,则输出高电平。若将与配合使用,很容易实现多位数码显示时的灭零控制。例如对整数部分,将最高位的接地,这样当最高位为零时“灭零”,同时该位输出低电平,使下一位的为低电平,故也具有“灭零”功能;而对于小数部分, 应将最低位的接地,个位的端悬空或接高电平,低位的接至高位的。74LS48可直接驱动共阴极LED数码管而不需外接限流电阻。此处要是保持数码管不黑屏就将BI/RB0,RBI置1就可以了,是检查数码管的好坏的,如果不
7、需要的话直接接高电平。其他端口按照OA、OB、OC、OD、OE、OF、OG的对应关系连接好以保证显示正确,确保接地成功。可预置到计时计时电路分析:图(5) 可预置到计时计时电路倒计时电路主要由集成计数器74LS192,秒脉冲电路和显示电路组成。该部分的显示电路和抢答显示电路基本相同这里就不在赘述下面主要分析一下计数部分和脉冲部分.首先对74LS192的功能做一下说明:异步置数功能,为异步置数控制端,低电平有效。当CLR=0、=0时,D3、D2、D1、被置数,不受CP脉冲的控制。加减法计数,当CLR=0和=1,而减数计数输入端CPd为高电平 ,计数脉冲从加法计数端CPu输入时进行加法计数,当CP
8、d 和CPu的条件互换时则进行减法计数。保持,当CLR=0 =1,且CPd=CPu=1时计数器处于保持状态。当开关J5断开时CLR=O、=0 此时计数器处于置数状态,裁判员可以根据题目的难易程度通过修改74LS192四个输入来调整计时的时间并在计时数码管上显示设定的时间。当J5闭合计时器开始倒计时,要是在计时没有完成前有选手按下了抢答器的按键,抢答器被锁定的同时主控电路也会把倒计时电路锁定。锁定的原理就是把脉冲信号锁定从而使计时电路处于保持状态显示抢答时的时间。如果计时结束仍然没有选手抢答,74LS192四个输出端输出的信号分别经过非门后再经过一个与非门74LS20,74LS20的输出信号同时
9、把74LS192和74LS175的CP脉冲信号锁定使计时器显示为0不变使抢答电路被锁定抢答无效。用555集成电路组成多谐振荡电路为计时系统提供脉冲。用555定时器构成多谐振荡器的电路和工作波形如下图所示:(a)多谐振荡器电路 (b)工作波形 图(6) 多谐振荡器电路和工作波形接通电源后,假定是高电平,则T截止,电容C充电。充电回路是VCCR1R2C地,按指数规律上升,当上升到2/3VCC时(TH、端电平大于2/3VCC),输出翻转为低电平。是低电平,T导通,C放电,放电回路为CR2T地,按指数规律下降,当下降到1/3VCC时(TH、端电平小于1/3VCC),输出翻转为高电平,放电管T截止,电容
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字式 竞赛 抢答 13
限制150内