第6章课后习题答案(共22页).doc
《第6章课后习题答案(共22页).doc》由会员分享,可在线阅读,更多相关《第6章课后习题答案(共22页).doc(22页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上第6章 习题解答6-1 指出下列各类型的触发器中那些能组成移位寄存器,哪些不能组成移位寄存器,如果能够,在()内打,否则打。(1)基本RS触发器( );(2)同步RS触发器( );(3)主从结构触发器( );(4)维持阻塞触发器( );(5)用CMOS传输门的边沿触发器( );(6)利用传输延迟时间的边沿触发器( )。解答:(1);(2);(3);(4);(5);(6);6-2 试分析图6-79所示时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,并且说明电路能够自启动。解答:驱动方程:;、状态方程: 输出方程:状态转换表如下:脉冲数初
2、态次态输出1000001020010100301001104011100051000001101011111001011110011状态转换图如下:此电路为能自启动的同步五进制加法计数器。6-3 试分析图6-80所示时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。A为输入逻辑变量。解答:驱动方程:;状态方程: 输出方程:状态转换表如下:脉冲数A初态次态输出1000000200100030100004011000100010101110111101110101状态转换图如下:此电路为串行数据检测器,当输入4个或4个以上的1时输出为1,其他输入情况下输出为0。6-
3、4 试分析图6-81所示时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。检查电路能否自启动。解答:驱动方程:、;、;、状态方程: 输出方程:状态转换表如下:脉冲数初态次态输出1000001020010100301001104011100051001010101110011000011110001电路的状态转换图如下:此电路为能自启动的同步七进制加法计数器。6-5 试分析图6-82给出的时序电路,画出电路的状态转换图,检查电路能否自启动,说明电路实现的功能。A为输入变量。解答:驱动方程:;状态方程: 输出方程:状态转换表如下:脉冲数A初态次态输出10000112
4、00110030101104011000111101110010101000100110状态转换图如下:此电路为可逆计数器。当A为0时实现两位二进制加法计数,输出上升沿为进位信号;当A为1时实现两位二进制减法计数,输出上升沿为借位信号。6-6 如在图6-8a所示的4位移位寄存器CC4015的CP和DS输入端加上如图6-83所示的波形,设各个触发器的初态均为0,试画出个触发器相应的输出波形。解答:各触发器相应的输出波形如下:6-7 在图6-84中,若两个移位寄存器中原存放的数据分别为A3A2A1A0=1001,B3B2B1B0=0011,试问经过4个CP脉冲作用后,两个寄存器中的数据各为多少?此
5、电路完成什么功能?解答:4个CP脉冲作用后,两个寄存器中的数据各为A:A3A2A1A0=1100,B:B3B2B1B0=0000。 此电路为4位串行加法器,实现4位全加的功能。6-8 如在图6-85所示循环寄存器的数据输入端加高电平,设时钟脉冲CP到来之前两个双向移位寄存器CT74LS194的输出Q0Q3为,若基本RS触发器的输入分别为:(1),;(2),。分别在5个CP脉冲作用之后,试确定寄存器相应的输出Q0Q3为何状态?解答:(1)(2)6-9 回答下列问题:(1)欲将一个存放在移位寄存器中的二进制数乘以16,需要多少个移位脉冲?(2)若高位在此移位寄存器的右边,要完成上述功能应左移还是右
6、移?(3)如果时钟频率是50kHz,要完成此动作需要多少时间?解答:(1)需要4个移位脉冲;(2)右移;(3)T=6-10 分析图6-86所示电路,写出电路的驱动方程、状态方程和输出方程,画出状态转换图和时序图,确定其逻辑功能。解答:驱动方程:,状态方程:输出方程:状态转换表如下:脉冲数初态次态输出100000001020001001003001000110400110100050100010106010101100701100111080111100009100010010101001101001110101011012101111000131100110101411011110015111
7、01111116111100000状态转换图及时序图如下:此电路为同步十六进制(或4位二进制)加法计数器。6-11 回答下列问题:(1)7个T触发器级联构成计数器,若输入脉冲频率f = 512kHz,则计数器最高位触发器输出的脉冲频率。(2)若需要每输入1024个脉冲,分频器能输出一个脉冲,则此分频器需要多少个触发器连接而成?解答:(1)7个T触发器级联构成128进制计数器,所以最高位触发器输出脉冲频率为(2)若要每输入1024个脉冲,分频器能输出一个脉冲,即要实现1024进制计数器,需要用10个触发器连接而成。6-12 分析图6-87所示电路的逻辑功能。解答:本电路为异步时序电路。时钟方程:
8、,驱动方程:,、,、状态方程:(CP)()()()输出方程:状态转换图和时序图如下:此电路为能自启动的异步十进制减法计数器。6-13 分析图6-88所示电路的逻辑功能。解答:驱动方程:,状态方程:,状态转换表如下:脉冲数初态次态10000012001010301001140111005100000101010110010111100状态转换图如下:此电路为能自启动的同步五进制加法计数器。6-14 已知计数器的输出波形如图6-89所示,试确定该计数器有几个独立状态。并画出状态转换图。解答:由图可知,计数器有6个独立的状态,状态转换图如下:6-15 分析图6-90的计数器电路,说明这是多少进制的计
9、数器。解答:分析电路,160为十进制计数器,采用预置数,1001的下一个状态置为0011,所以该电路为七进制计数器。6-16 CT74161为中规模集成同步4位二进制加法计数器,除计数进制外,其功能与CT74160相同,见表6-13所示。分析图6-91的计数器电路,画出电路的状态转换图,说明这是多少进制的计数器。解答:分析电路,采用异步清零工作模式,1010状态时异步清零,所以1010为暂态,电路有0000-1001共10个状态,为十进制计数器。状态转换图如下:6-17 试用4位同步二进制计数器CT74161接成十二进制计数器,标出输入、输出端。可以附加必要的门电路。解答:可采用预置数模式,1
10、011时预置数为0000,将预置数端作为进位输出端,即可实现十二进制计数功能。如图所示。6-18 试分析图6-92的计数器在A=1和A=0时各为几进制。解答:电路采用预置数方式,1001时预置数。当A=1时预置数为0100,电路为六进制计数器;当A=0时预置数为0010,电路为八进制计数器。6-19 图6-93电路是可变进制计数器。试分析当控制变量A为1和0时电路各为几进制计数器。解答:电路采用预置数方式,预置数为0000。.当A=1时,1011时进行预置,电路为十二进制计数器;当A=0时,1001时进行预置,电路为十进制计数器。6-20 试用CT74161及必要的门电路设计一个可控进制的计数
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 课后 习题 答案 22
限制150内