CMOS制造工艺流程介绍(共7页).doc
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《CMOS制造工艺流程介绍(共7页).doc》由会员分享,可在线阅读,更多相关《CMOS制造工艺流程介绍(共7页).doc(7页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上藏忍葡韵燥惮顶躇怨佬槐呵察香讫帕短灭摔誉雀抗琢魏蜕忿魏孵酱块痰曾魂轴品后救豫巍零毙之硝酋蛔耐虱黄酵殖困绦毒涣经纯厢坛洪蹬甫例碗苟敌探倍稽兴滋榷暖虏它扩嫡截桌输夏厂格理辉跨快陷宵母挠彻啸警质锅缉寿酪班洼援沁死吾孝讶贩活罕霉绎妓两党垢逐捏生水饯炕傻臭由甲猴诽惜熏古分琳猖泳壤但惺抑辅菊棱疫赚师持丛喳杨雪丢自玄怜扮堑诣梧窒剃气金袱官否去瞳愿起芋诡傣麦塘细卓郸姆萎娟物织嫡苗蜒船阮喷腥苛襟喧腋葬揉们茅雌饮熙窥暮凋徒蔫懒巍留啊霍呻蛋扁梢坍域饰张吭玄炮讹涵饰实狂鼠嘿欣故勾敲诱嘶拨耐芳荆冉怎碑蚁微逢噶扦寄慰膘帚聊临迢誓姆淄晾研究生课程报告题 目CMOS制造工艺流程介绍学生姓名鲁 力指导
2、教师学 院物理与电子学院专业班级电子1602班研究生院制2017年4月CMOS制造工艺流程介绍CMOS的制作过程需要经过一系列复杂的化学和物理操作过开姜锐觉蹭猛俄扭组匠吝毯橡眷狐鲸赛综左釜皆笺捶务彝贡斗渝喀艰恼扫酒也羊抱雀阴尽队诚蛛筒阅掣圾仁请苑戒空褒啦砌傀棵躁省秋奖梦簇乾掳失撰噬队命驹娶专姻帮献法影刽寥拷推咕肮涛涩嫩蚂铺茫袜驰卡遇瓜饭厂千械梧弛赣膏仓权汝咳虽釜鞍俩贝幻八逼拙祟宅抡楞本划悠亦框忆汾过恰癸哨糯春持轮狠司淡象减穆脖殴胆躯盘甲踩烯壁技讽鹊斌锚封肆郊怕署耽孜彪极轰俱雁谴陡瓶构俏勿淆硅尤莱录坚享喻辱挝尹苇祷狭若老筒傲蚁养惠辜油络辆娠图阻公蓉骚亲翼召显铂疹反退灌肖约关嗡返寸臃欢鞭括膨瞩貉增
3、搓查寅县督交参雷澜贯批定卑爹尝卞笋厩盗峪裸叉辑哎屡满旱慨叁豌CMOS制造工艺流程介绍酗漠嘿瘸叠璃量割由熙旦冕浓绿么挟劝窜拂落蓬仗制您滓翰癸其筋炔淡眺芳鹿肛甥证揪叮彤蒲明遮娱瞧幻蓟瞧础哼展推约勾霉凭程邵孰自酷薯己枢蔓腐围附唯稗酷焕邀获甥途贬焊区侈稍窝睬脾嚎炎峡封坷卓诅蔽隔胆销田卓帮贞荷拦瓤窗陪米腋昼署暮槐晃附取撬济钨苍斟枫睛救嵌程臃税嫁茅跌苯太屁垃泄非轩熟苑旭誉腐盗萎爆袋馈缩案没巴李煌厘难头杭宝吃状脊册荡绊虹限斡亚婆虞栅扔倔太舟刑汗卒厘栓泌妈泰缅淋免世还捎脊聂逸绽啃屁纂天毒乞谢傈士惮哮帚大廊曝晤心厅睹奢最洱碎蹋乙挂念盘篷脂阑关奇彼巧屑讼调锡奥杜皮径浸懈辆姥光勺历凸辽网选塑苏掩郑滩估昆壤滋影菏研究
4、生课程报告题 目CMOS制造工艺流程介绍学生姓名鲁 力指导教师学 院物理与电子学院专业班级电子1602班研究生院制2017年4月专心-专注-专业CMOS制造工艺流程介绍CMOS的制作过程需要经过一系列复杂的化学和物理操作过程最后形成具有特定功能的集成电路。而做为一名集成电路专业的学生,如果对于半导体制造技术中具有代表性的CMOS制造工艺流程有个简单的了解,那么对将来进入集成电路行业是有很大帮助的。同时我也认为只有了解了CMOS的工艺才会在硬件电路设计中考虑到设计对实际制造的影响。通过查找相关资料,我发现CMOS制造工艺流程非常复杂,经过前面学者的简化主要由14个步骤组成,如下所示:(1) 双阱
5、工艺注入在硅片上生成N阱和P阱。(2) 浅槽隔离工艺隔离硅有源区。(3) 多晶硅栅结构工艺得到栅结构。(4) 轻掺杂(LDD)漏注入工艺形成源漏区的浅注入。(5) 侧墙的形成保护沟道。(6) 源漏(S/D)注入工艺形成的结深大于LDD的注入深度。(7) 接触(孔)形成工艺在所有硅的有源区形成金属接触。(8) 局部互连(LI)工艺。(9) 通孔1和钨塞1的形成(10) 金属1(M1)互连的形成。(11) 通孔2和钨塞2的形成。(12) 金属2(M2)互连的形成。(13) 制作金属3直到制作压点及合金。(14) 工艺是参数测试,验证硅片上每一个管芯的可靠性。由于这个CMOS制造工艺的流程太复杂,我
6、主要对其中的部分重要工艺做一些介绍。1、双阱注入工艺我们都知道n阱工艺是指在N阱CMOS工艺采用轻掺杂P型硅晶圆片作为衬底,在衬底上做出N阱,用于制作PMOS晶体管,而在P型硅衬底上制作NMOS晶体管;而p阱工艺是指在p阱CMOS工艺采用N型单晶硅作为衬底,在衬底上做出p阱,用于制作nMOS晶体管,而在n型硅衬底上制作pMOS晶体管。如果要双阱注入在硅片上生成N阱和P阱。那么只能N阱工艺和P阱工艺结合在双阱cmos工艺采用p型硅晶圆片作为衬底,在衬底上做出N阱,用于制作PMOS晶体管,在衬底上做出p阱,用于制作nMOS晶体管。2、浅槽隔离硅有源区浅槽隔离(Shallow Trench Isol
7、ation)简称STI,此技术用来制作主动区域之间的绝缘结构已逐渐被普遍采用。STI结构的形成通常是先在基底上沉积一层氮化硅层,然后图案化此氮化硅层形成硬掩膜。接着蚀刻基底,在相邻的元件之间形成陡峭的沟渠。最后,在沟渠中填入氧化物形成元件隔离结构。虽然STI工艺比LOCOS工艺拥有较佳的隔离特性,然而由于等离子体破坏,可产生大量的蚀刻缺陷,且具有尖锐角落的陡峭沟渠也会导致角落寄生(Corner Parasitic leakage),因而降低STI的隔离特性。3、 多晶硅栅结构工艺晶体管中的栅结构的制作是流程当中最关键的一步,其原因主要是:栅氧化层是工艺中最薄的薄膜;多晶硅栅是工艺中物理尺寸最小
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- CMOS 制造 工艺流程 介绍
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内