电子课程设计——双色顺序闪光灯(共18页).doc
《电子课程设计——双色顺序闪光灯(共18页).doc》由会员分享,可在线阅读,更多相关《电子课程设计——双色顺序闪光灯(共18页).doc(18页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上电 子 课 程 设 计 双色顺序闪光灯学院:专业、班级:姓名:学号:指导老师:年 月目 录一、设计任务要求1双色顺序闪光灯的设计与要求.3二、总体框图1双色顺序闪光灯的总体框图.3 2双色顺序闪光灯的设计原理.3三、选择器件1555计时器.4274LS160同步十进制计数器.6374LS138 38译码器.74 三极管 .105 发光二极管.11674LS04非门.11四、功能模块1. 定时器555组成的多谐振荡触发器.122. 同步可预置数4位十进制加法计数器74LS160.133. 416译码器.134.三极管和发光二级管组成的电路 .14五、总体设计电路图 1总
2、体设计电路图.162课程设计心得体会.173参考文献.18双色顺序闪光灯一、 设计任务与要求设计一双顺序闪光灯,在脉冲信号得作用下,双色发光二极管的红色管点亮形成得红色流水灯序。 然后双色发光二极管中的绿色管一次点亮。形成绿色光序,在时钟脉冲的不断作用下,两色发光带不断流动。要求发光二极管得流动速率得流动速度可调。 二、 总体框图双色顺序闪光灯总体框图555定时器单稳态触发器 74LS160十进制加法计数器 4-16译码器 图 1输 出(双色发光二极管) 如图1所示,需要三大模块:1. 555定时器:产生时钟脉冲信号。210进制加法计数器功能:由四位十进制数构成,从0开始计数直到9计数结束。3
3、4段16段译码器功能:四个输入信号,分别是二进制数,输出是十六个信号。设计原理:该装置的发光器件采用了双色发光二极管,形成红、绿光依次交替流水发光。它的电路工作原理如图1所示。它是由555计时器构成的多谐振荡器电路、74LS160同步十进制计数器电路、74LS138 38译码器构成的译码器电路、双色发光二极管构成的发光部分组成。输入部分是一个由 555 时基电路构成一个自激振荡器,不断输出方波脉冲供给74LS160。74LS160对输入的方波脉冲进行编码,再通过译码器依次变为高电平。当Y0Y4依次变为高电平时,三极管Q0Q4 依次导通,使得双色发光二极管红色灯依次点亮,形成红色流水灯序。当 Y
4、5Y9依次变为高电平时,三极管Q5Q9依次导通,双色发光二极管绿色灯依次点亮,形成绿色光序。在时钟脉冲的不断作用下,两色光带不断交替流动,颇为美观。三、选择器件双色顺序闪光灯中所用到的器件 1、555定时器 2、74LS160同步十进制计数器 3、74LS138 38译码器 4、三极管 5、双色发光二极管 6、74LS04非门功能介绍 1. 555定时器它是由比较器C1和C2,基本RS触发器和集电极开路的放电三极管TD三部分组成。555定时器是一种多功能集成电路,只要在外部接上几个电阻和电容,就可以方便地构成脉冲产生和整形电路。555定时器功能表输 入输 出阈值输入(vI1)触发输入(vI2)
5、复位()输出()放电管T00导通11截止10导通1不变不变表1其内部结构图如下图2其管脚图如下:图3由图2可知,当5脚悬空时,比较器C1和C2比较电压分别为2/3VCC和1/3VC。当vI12/3VCC,vI21/3VCC时,比较器C1输出低电平,比较器C2输出高电平基RS触发器被置0,放电三极管T导通,输出端vO为低电平。当vI12/3VCC,vI21/3VCC时,比较器C1输出高电平,比较器C2输出低电平,基本RS触发器被置1,放电三极管T截止,输出端vO为高电平。当vI11/3VCC时,基本RS触发器R =1、S =1,触发器状态不变,电路亦保持原状态不变。2集成十进制计数器74LS16
6、0简介其逻辑符号如下: 其管脚图如下: 图4其功能表如下: 74LS160逻辑功能表CPEP ET工作状态0 置 零脉冲10 预置数110 1保 持11 0保持(RCO=0)脉冲111 1计 数表2其内部原理图如下:图5由逻辑图与功能表知,在CT74LS160中LD为预置数控制端,D0-D3为数据输入端,C为进位输出端,RD为异步置零端,Q0-Q3位数据输出端,EP和ET为工作状态控制端。当RD=0时所有触发器将同时被置零,而且置零操作不受其他输入端状态的影响。当RD=1、LD=0时,电路工作在预置数状态。这时门G16-G19的输出始终是1,所以FF0-FF1输入端J、K的状态由D0-D3的状
7、态决定。当RD=LD=1而EP=0、ET=1时,由于这时门G16-G19的输出均为0,亦即FF0-FF3均处在J=K=0的状态,所以CP信号到达时它们保持原来的状态不变。同时C的状态也得到保持。如果ET=0、则EP不论为何状态,计数器的状态也保持不变,但这时进位输出C等于0。当RD=LD=EP=ET=1时,电路工作在计数状态。从电路的0000状态开始连续输入16个计数脉冲时,电路将从1111的状态返回0000的状态,C端从高电平跳变至低电平。利用C端输出的高电平或下降沿作为进位输出信号。 逻辑功能:当CLR,LOAD,EP,ET均接高电平时,时钟CP端每来一个上升沿,计数器在原来的基数上加1,
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子 课程设计 顺序 闪光灯 18
限制150内