ADC采样控制电路的实现(共6页).docx
《ADC采样控制电路的实现(共6页).docx》由会员分享,可在线阅读,更多相关《ADC采样控制电路的实现(共6页).docx(6页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上ADC0809采样控制电路的实现作者:莫如溪水流长专业:电子信息科学与技术年级:08级物理与电子工程学院论文摘要本文论述了用状态机实现对A/D转换器ADC0809的采样控制。状态机及其设计技术是实现数字系统设计中的重要组成部分,也是实现高效率高可靠逻辑控制的重要途径。利用VHDL可以设计不同类型有限状态机从而实现许多重点关注的问题,如优化、毛刺克服、速度控制以及编码方式等问题。ABSTRACT This paper discusses the use of state machine to implement A/D converter AD0809sampling
2、control.State machine and its design technology is implemented digitalsystem design,also be the important conponent of highly efficient high reliabilitylogic control of important ways.Using VHDL can desigh diferent tUsing VHDL candesigh diferent types of finite state machine so as to realize the man
3、y focus onproblems,such as optimizing,burrs,overcome and speed control and coding modes ,etc. 论文关键词:状态机,ADC0809,Moore,采样控制引言有限状态机在其具体的设计技术和实现方法上对先进的EDA工具、日益发展的大规模集成电路技术和强大的VHDL灯硬件描述语言又有了新的内容。利用VHDL设计的逻辑系统中,有许多是可以利用有限状态机的设计方案来描述和实现的。无论与基于VHDL的其他设计方案相比,还是与可完成相似功能的CPU相比,在许多方面,有限状态机都有其难以超越的优越性。1.概述有限状态机
4、广泛应用于硬件控制电路设计,也是软件商常用的一种处理方法。它可以把复杂的控制逻辑分解成有限个稳定状态,在每个状态上判断事件,变连续处理为为离散数字处理,符合计算机的工作特点。同时,因为有限状态机具有有限个转台所以可以再实际的工程上实现。它在许多方面具有很大的优越性,主要表现在一下几方面:1) 状态机克服了纯硬件数字系统顺序方式控制不灵活的缺点。2) 由于状态机的构建相对简单,设计方案相对固定,特别是可以定义符号化类型的状态,这一切都为VHDL综合器尽可能发挥其强大的优化功能提供了有利条件。而且,性能良好的综合器都具备许多可控或自动的优化状态机的功能。3) 状态机容易构成性能良好的同步时序逻辑模
5、块,这对于对付大规模逻辑电路设中令人深感棘手的竞争冒险现象无疑是一个上佳的选择。此外为了消除电路中的毛刺现象,在状态机设计中有多种设计方案可供选择。4) 与VHDL的其他描述方式相比,状态机的VHDL表述丰富多彩,程序层次分明,结构清晰,易读易懂;在排错、修改和模块移植方面也有其独到的好处。5) 在高速运算和控制方面,状态机更有其巨大的优势。6) 高可靠性。首先状态机是由硬件电路构成,它的运行不依赖软件指令的逐条执行,因此不存在CPU运行软件过程中许多固有的缺陷;其次是由于状态机的设计中能使用各种完整的容错技术;再次是当状态机进入非法状态并从中跳出,进入正常状态所耗的时间十分短暂,通常只有两三
6、个时钟周期,尚不足以对系统的运行构成损害;而CPU通过复位方式从非法运行方式中恢复过来,耗时十分漫长,这对于高速可靠系统显然是无法容忍的。2.Moore型状态机控制A/D转换器AD0809的采样控制 用状态机对0809进行采样控制首先必须了解其工作时序,然后据此作出状态图,最后写出相应的VHDL代码。图1和图2分别是0809的的引脚图、A/D转换时序和采样控制状态图。时序图中,START位转换启动控制信号,高电平有效,状态信号EOC即变为低电平,表示进入转换状态,转换时间为100us。转换结束后,EOC将变为高电平,此后外部控制可以使OE由低电平变为高电平,此时,0809的输出数据总线D【7.
7、0】从原来的高阻态变为输出数据有效。有状态图也可以看出,在状态st2中需要对0809工作状态信号EOC进行测试,如果低电平,表示转换没有结束,仍需要停留在st2状态中等待,直到变成高电平后才说明转换结束,在下一时钟脉冲到来时转向状态st3。在状态st3,由状态机向0809发出转换好的八位数据输出允许命令,这一状态周期同时可作为数据输出稳定周期,以便能在下一状态中向锁存器中锁入可靠的数据。在状态st4,由状态机向FPGA中的锁存器发出锁存信号,将0809输出的数据进行锁存。 图1 ADC0809工作时序 图2 控制ADC0809采样状态图图3 采样状态机结构框图0809采样控制器的程序结构可以用
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- ADC 采样 控制电路 实现
限制150内