高速硬件除法器设计(共10页).docx
《高速硬件除法器设计(共10页).docx》由会员分享,可在线阅读,更多相关《高速硬件除法器设计(共10页).docx(10页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上高速硬件除法器设计一、实验目的:了解和掌握硬件除法器的结构和工作原理,分析除法器的仿真波形和工作时序。二、实验原理:除法器算法的思路和手写除法基本一致。假设除法a/b,a、b是输入的两个位数都为n的二进制数。如果位数小于n,可以在位数较少的数的前面添加0来满足这种位数要求。商和余数是n位标准矢量类型的二进制数。在过程中,算法也是按顺序执行的,但是综合后系统将会由组合逻辑电路组成,进程中的每一步都和系统构建的不同级别的逻辑电路相对应。 首先,从输入信号中创建变量A和B,A=a,B=b,其中a,b都是n位二进制数。如果A大于等于B,则商为1 ,余数为A-B,否则商为0,余
2、数为A。这是算法开始的第一次循环,如果小于B,结果商位是0,A的值不做变化并保留其值。否则,结果商位为1,则把相减后的余数插入变量A中。不管比较结果如何,变量A都要右移一位(左边添加0),接着开始下一次循环。循环n次之后,n位结果赋给商,最后A剩余的值就是余数。三、实验任务:用VerilogHDL设计除法器。除法器的参考程序如下:module DIV16(input CLK,input15:0 A,B,output reg15:0 QU,RE); reg15:0 AT,BT,P,Q; integer i; always (posedge CLK) begin AT=A; BT=B; P=16H
3、0000;Q=16H0000; for(i=15;i=0;i=i-1) begin P=P14:0,AT15; AT=AT14:0,1B0; P=P-BT; if (P15=1) begin Qi=0; P=P+BT; end else Qi=1; end end always (*) begin QU=Q;RE=P; end endmodule其中A和B是除法器输入端的两个16位数据,它们分别为被除数和除数,输出结果分成两部分:QU是商,RE是余数。给出仿真时序波形图。四、实验步骤: 实验步骤大致分为三大步。(一)、建立工作库文件和编辑设计文文件任何一项设计都是一项Project(工程),我
4、们一般把一个工程下的所有文件放在一个文件夹内,这样方便我们整理,利用和提取不同工程下的文件,而此文件夹将被EDA软件默认为Work Library(工作库),所以第一步先建立一个新的文件夹。(1)新建文件夹:在F盘建立并保存工程,文件夹取名homework。(2)输入源程序:打开Quartus II,选择菜单File-New-Design Files-VerilogHDL File-OK(如图所示)在打开的空白处工作框处输入任务要求中所列出的代码。(3)保存文件:选择File-Save as,选择保存路径,即刚才新建的文件夹homework,文件名应与实体名保持一致,即DIV16,点击保存后会
5、跳出“Do you want to create a new project with this file?”选择“是”,则进入如下界面点击Next,进入“工程设置”对话框,如图所示 第一行表示工程所在的文件夹,第二行为工程名,可以与顶层文件的实体名保持一致,也可以另取别的名字,第三行为当前工程顶层文件的实体名。 点击next,进入ADD FILE对话框,如图所示,单击Add All 按钮,将工程相关的所有VHDL文件加进工程,也可以单击“Add.”选择性加入,按此步骤建立工程,工程已经自动将所有文件加进去了,可以直接点击next,当先直接建立工程时,需要自己添加(4)选择目标芯片:这里选用的
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 高速 硬件 法器 设计 10
限制150内