《EDA60进制计数器设计(共4页).doc》由会员分享,可在线阅读,更多相关《EDA60进制计数器设计(共4页).doc(4页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上EDA技术课程实验报告学生姓名:所在班级:指导教师: 记分及评价: 报告满分3分得 分 一、 实验名称实验6:60进制计数器设计二、 任务及要求【基本部分】1、在QuartusII平台上,采用文本输入设计方法,通过编写VHDL语言程序,完成60进制计数器的设计并进行时序仿真。2、设计完成后生成一个元件,以供更高层次的设计调用。3、实验箱上进行验证。【发挥部分】 在60进制基础上设计6进制计数器,完成时序仿真。三、 实验程序library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;e
2、ntity sixth isport(clk:in std_logic; co:out std_logic;-jin wei qh:buffer std_logic_vector(3 downto 0);-shi wei ql:buffer std_logic_vector(3 downto 0);-ge weiend entity sixth;architecture art of sixth isbeginco=1when(qh=0101and ql=1001)else0;process(clk)beginif(clk=1)thenif(ql=9)thenql=0000;if(qh=5)t
3、henqh=0000;elseqh=qh+1;end if;elseql=ql+1;end if;end if;end process;end architecture art;四、 仿真及结果分析图6-1 60进制计数器仿真图用VHDL语言实现一个六十进制计数器,该计数器有计数使能端en,清零端clr和进位输出端co。 档en=1时,计数器正常计数;当clr=1时,计数器清零。最后在试验箱上仿真,数码管显示了0到59,则60进制计数器完成。五、 硬件验证1、选择模式:2、引脚锁定情况表:六、 小结1、六进制程序library ieee;use ieee.std_logic_1164.all;
4、use ieee.std_logic_unsigned.all;entity six isport(clk,en,clr:in std_logic; co:out std_logic;-jin wei qh:buffer std_logic_vector(3 downto 0);-shi weiend entity six;architecture art of six isbeginco=1when(qh=0101 and en=1)else0;process(clk)begin if(clr=0)then qh=0000;elsif(clkevent and clk=1)then if(e
5、n=1) then if(qh=5)thenqh=0000; elseqh=qh+1; end if; end if; end if;end process;end architecture art;2、六进制仿真结果图6-2 6进制计数器仿真图3、总结这次实验仿真了六十进制计数器运用到了QuartusII软件。 通过学习设计,初步掌握了QuartusII软件的使用并且深入地体会到VHDL语言的广泛应用。这次实验让我感觉收获颇多,一方面培养了我用自己的专业知识解决问题的能力,进一步理解了理论必须运用于实际的重要性,加深了我对这门课程及专业知识的理解,对以后的工作学习生活都有很大的意义;另一方面我也发现自己很多的不足,对以前所学过的知识理解得不够深刻,掌握得不够牢固,这都是自己以后需要深入学习和克服的问题。在今后的学习中,我会发挥积极主动的精神,把所学知识与实践结合起来,努力掌握Quartus II设计软件和VHDL设计语言的使用方法。专心-专注-专业
限制150内