微机原理考试重点(共6页).doc
《微机原理考试重点(共6页).doc》由会员分享,可在线阅读,更多相关《微机原理考试重点(共6页).doc(6页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上1:冯诺依曼关于计算机系统运行的核心思想是程序存储和程序控制两个概念。2:微机系统的结构特点,是把运算器和控制器部件集成一块集成电路芯片内,该芯片被称为微处理器CPU。3:微机系统采用总线结构,按照所传送信息的类型的不同,总线可分为地址总线AB、数据总线DB、控制总线CB。4:微机的工作过程,是取指令、分析指令和执行指令三个步骤不断循环。5:8088CPU有20位地址总线,可直接寻址的内存空间是1MB,相应的物理地址范围为00000H到FFFFFH。6:8088CPU内部有四个16位段寄存器,分别是代码段寄存器CS、数据段寄存器DS、堆栈段寄存器SS和附加段寄存器ES
2、。7:从编程结构来看,8086CPU可分为总线接口部件BIU和执行部件EU两大部分,前者的主要功能是控制与片外的数据传送(存储器和I/O口),后者的主要功能是分析执行指令。8:ALU单元在8086CPU的执行部件EU中,可进行算术运算和逻辑运算。 EU包括ALU,通用寄存器和状态寄存器。 BIU有段寄存器、指令指针、地址加法器和指令队列缓冲器组成。9:8086CPU内部指令队列为6B;8088内部指令队列为4B。10:8086CPU被复位后,其内部一些寄存器状态为:标志寄存器F=0000H,代码段寄存器CS=0FFFFH。11:8088CPU的20位地址总线中,高四位是地址/状态复用总线;低八
3、位是地址/数据复用总线。12:CPU中得两个基址寄存器分别是数据段寄存器基址BX、堆栈段寄存器基址BP;两个变址寄存器分别是源变址寄存器SI、目的变址寄存器DI。13:8086CPU中有一个16位标志寄存器,其中包括6个状态标志和3个控制标志。14:在最小工作模式下,8086、8088微机系统的控制信号由CPU直接产生;而在最大工作模式下,控制信号则由总线控制器8288根据CPU的控制而产生,系统可以配置多个协处理器。15:要把一项数据写入某I/O端口,8088CPU产生的下列控制信号电平状态为:RD=1,WR=0,M/IO=1。16:若某CPU的主频为8MHz,其时钟周期为0.125S,典型
4、的总线周期为0.5S。17:指令MOVBX+DI,AX中,源操作数采用寄存器寻址方式,目的操作数采用基址+变址寻址方式。SI、DI、BX默认数据段;BP默认堆栈段。18:堆栈是微机内存中得一个特殊区域,它按照后进先出的原则工作,段地址由堆栈段SS寄存器提供,偏移地址由堆栈指针SP寄存器提供,堆栈指针总是指向栈顶。19:数据传送类指令中,只有POPF和LAHF两种指令影响标志位。20:若AX=0E3FFH,BX=0FE00H,则执行CMPAX,BX后AX=0E3FFH,CF=1,SF=1。21:控制转移类指令,有转移、调用和返回三种类型,其共同点是能够更新IP寄存器及CS寄存器的内容。22:根据
5、提供或接收操作数功能部件不同,微机系统中的操作数有寄存器操作数、存储器操作数和I/O端口操作数三种形式。23:8086/8088指令系统采用变长代码的形式,最长指令的代码为6字节,最短指令代码为1字节。24:一般来说,指令包括操作性质和操作对象两个部分,其中前者是必不可少的,后者则是可有可无、可多可少。25:逻辑运算类指令中,逻辑非NOT指令为单操作数指令,测试TEST指令的运行不影响目的操作数。26:对一个字节的压缩BCD码进行不带进位的循环移位操作,移位次数为4时,则高低位互换;移位次数为8时,内容得到恢复。27:输入输出指令中得端口操作数,当端口地址为8位时,可以采用直接寻址方式,也可采
6、用间接寻址方式;当端口地址为16位时,只能采用间接寻址方式。28:存储器操作数有段地址,偏移地址和类型三个方面的属性。29:串操作指令中得串,可能是字节串,也可能是字串,是指存放在内存连续区域中的多项数据。30:BCD码有两种不同的格式,即压缩BCD码和非压缩BCD码。前者一个字节表示2位十进制数,后者一个字节中只用低四位表示一位十进制数,高四位置0。31:伪指令在源程序的汇编及连接过程中起作用,而指令则在程序的执行过程中起作用。32:汇编语言源程序中得标示符,可用以标识常量、变量、表达式、段、过程(宏指令)等组成汇编语言程序的基本要素。33:变量和符号同属于存储器操作数,都有段地址、偏移地址
7、和类型三种属性。变量是数据存储单元的符号地址,标号是指令代码的符号地址。34:变量的属性值可取1、2、4,表示依稀那个数据的字节数;而标号的属性值只能取-1、-2表示标号所对应地址操作数的NEAR及FAR属性。35:运算符NOT、OFFSET、XOR、LE的优先级由高到低的顺序是OFFSET、LE、NOT、XOR。36:在进行汇编语言程序设计的过程中,可以通过BIOS调用及DOS调用,实现对通用外部设备的操作控制。37:主程序向子程序传递参数,可以采用寄存器、数据段或附加段、堆栈三种途径。38:通过CALL、INT指令,可以调用已有的子程序。39:基本的输入输出系统BIOS,存储在ROM中。4
8、0:伪指令中除了定义数据伪指令,其余均不占用内存空间。41:可用来临时改变存储器的操作数属性的运算符为THIS。42:按危机系统中位置及作用方式的差异,存储器系统主要包括缓存、内存及外存三个部分。43:存储容量、存取速度及成本是存储器系统的主要性能指标。44:内部存储器系统主要包括存储体、地址译码器、片选与读/写控制电路及I/O电路等主要组成部分45:内部存储器系统的地址译码,有单级译码和双极译码两种方式。46:RAM存储器有静SRAM和动DRAM两种形式;ROM存储器有掩膜MROM、可编程PROM和可擦除EPROM等类型。47:RAM存储器有两种特点,分别为:属于易失性存储器,在线运行过程中
9、随机进行读/写操作;ROM与之相反。48:某RAM芯片的规格为512*8,且同时接受地址信号,则该芯片所需要的地址信号引脚数为9,数字信号引脚数为8。49:利用存储器芯片构成存储器系统,包括位扩展,字扩展和位字扩展三种方式。50:Cache的中文名为高速缓冲存储器,在系统中位于CPU和主存之间。CPUCACHE主存(内存)辅存(外存)51:Cache中的数据块映像到主存时,通常可以采用直接、全相连和组相连三种映像方式。52:采用虚拟存储器的目的是扩大用户的编程空间。53:中断方式下,CPU与I/O设备之间的数据传送过程,可分为:中断请求、中断判优、中断响应、中断服务和中断返回五个步骤。54:8
10、086/8088CPU引入外部可屏蔽中断请求的引脚为INTR,需要硬件提供中断类型码;引入外部非可屏蔽中断请求的引脚为NMI。55:8086/8088系统最多可带256个中断源,每个中断源的中断向量都是4个字节,按终端类型码的顺序存放在中断向量区中。56:CPU响应外部INTR中断时,具备的必要条件是当前无总线请求、当前无NMI请求、CPU开中断,优先级最高,当前指令执行完毕。57:外部中断源的请求被响应后,必须通过数据总线低8位向CPU提供终端类型码。58:单片8259A最多可以管理8级外部中断;通过级联最多可以管理64级外部中断。59:8259A的中断类型码是在初始化编程时由ICW2命令设
11、置的,而EOI命令则是由命令操作字OCW2构成的。60:在以8086CPU为核心的微机系统中,中断向量区共1024字节,物理地址区间为00000H003FFH地址范围。61:CPU响应外部中断时,中断向量是由响应接口(即中断源及其接口)提供的。62:8088CPU响应可屏蔽中断后向外发出的应答信号为#INTA。63:以8086/8088为核心构成的微机系统,中断向量表的物理地址范围是00000H003FFH。64:CPU响应外部中断时会在第2个响应周期中读入一个节的中断向量。65:8259A按级联工作方式时,主片的#SP/#EN引脚接高电平,从片的#SP/#EN引脚接低电平。66:8086/8
12、088CPU中断响应后,一次完成关中断、保护标志断点信息、取中断类型码等操作。67:8259A芯片中,ISR寄存器中相应位的复位方式有自动复位、由普通EOI命令复位和有特殊EOI命令复位。68:8259A的中断优先权自动循环方式,有普通循环和特殊循环两种形式。69:8259A的ICW是在被初始化时接受的,OCW可在任何时候接受。70:8259A的ICW2=08H,IR4引脚有中断请求,则相应中断向量存放在中断向量表内自00030H开始的连续4个字节的存储单元内。71:采用DMA方式在存储器与I/O接口设备之间进行数据传输时,对于PC机来说,数据的传送一定要经过系统总线。72:I/O接口是CPU
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 微机 原理 考试 重点
限制150内