数字集成电路设计——全加器(共8页).docx
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《数字集成电路设计——全加器(共8页).docx》由会员分享,可在线阅读,更多相关《数字集成电路设计——全加器(共8页).docx(8页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上CMOS数字集成电路设计课程设计报告学 院: 专 业: 班 级:姓 名: 指导老师: 学 号:日 期:2013-6-30专心-专注-专业一、设计要求本次设计要求实现一个16位的加法器,通过从前端到后端的设计过程,了解数字集成电路设计流程,熟悉Linux系统及其相关软件icfb的使用,加深对数字集成电路前端设计的认识。二、设计思路基本单元选用复杂cmos电路实现的一位全加器,将16个1位全加器级联成一个16位全加器。这种电路的好处是将每前一级的Cin与后一级的Cout直接级联,连接比较方便,电路比较好设计。版图设计也相对较简单,画出一位全加器的版图,多位全加器的版图就迎
2、刃而解。由于采用直接级联,前一级的输出延时要累加到后一级的输入进位中,最后会导致级联越多,延时越多。由于是初次接触icfb,对版图还不是太了解,本次试验采用最简单的直接级联形式。三、电路设计与验证(一)一位全加器的电路设计与验证1、原理图设计图3-1 一位全加器原理图如图3-1所示,为1位全加器的原理图。其中A、B为两个输入信号也即两个一位加数,Cin为前一位的进位输入信号,COUT为当前的进位输出信号,S为和输出信号。2、生成符号图图3-2 一位全加器的符号图如图3-2所示,为检查并保存1位全加器原理图后生成的符号图,左侧为输入信号A、B、Cin,右侧为输出信号COUT、S3、测试电路图3-
3、3 一位全加器的测试电路如图3-3,为一位全加器的测试电路。4、波形仿真图3-4 一位全加器仿真波形如图3-4所示,为一位全加器的仿真波形图。从图可以看出,仿真波形结果与真值表相符合。(二)16位全加器的电路设计与验证1、原理图设计图3-5 16位全加器原理图如图3-5所示,为16位加法器的原理图设计。16位加法器采用16个1位加法器串联,前一级的输出直接连到下一级的输入。其中A15:0、B15:0分别为16位输入信号,Cin为进位输入信号,S15:0为输出信号,COUT为进位输出信号。2、生成符号图图3-6 16位全加器的符号图如图3-6所示,为检查并保存16位全加器原理图后生成的符号图,左
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 集成电路设计 全加器
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内