广工数电课程设计报告四人抢答器(共13页).doc





《广工数电课程设计报告四人抢答器(共13页).doc》由会员分享,可在线阅读,更多相关《广工数电课程设计报告四人抢答器(共13页).doc(13页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上课 程 设 计 课程名称 数字电子技术 题目名称 四人智力竞赛抢答器 学生学院 物理与光电工程学院 专业班级 14级电子4班 学 号 学生姓名 指导教师 一、设计题目:四人智力竞赛抢答器二、设计任务和要求1.设计任务:设计一台可供4名选手参加比赛的智力竞赛抢答器。 用数字显示抢答倒计时间,由“9”倒计到“0”时,无人抢答,蜂鸣器连续响1秒。选手抢答时,数码显示选手组号,同时蜂鸣器响1秒,倒计时停止。2.设计要求:(1)4名选手编号为:1,2,3,4。各有一个抢答按钮,按钮的编号与选手的编号对应,也分别为1,2,3,4。(2)给主持人设置一个控制按钮,用来控制系统清零(
2、抢答显示数码管灭灯)和抢答的开始。(3)抢答器具有数据锁存和显示的功能。抢答开始后,若有选手按动抢答按钮,该选手编号立即锁存,并在抢答显示器上显示该编号,同时扬声器给出音响提示,封锁输入编码电路,禁止其他选手抢答。抢答选手的编号一直保持到主持人将系统清零为止。(4)抢答器具有定时(9秒)抢答的功能。当主持人按下开始按钮后,定时器开始倒计时,定时显示器显示倒计时间,若无人抢答,倒计时结束时,扬声器响,音响持续1秒。参赛选手在设定时间(9秒)内抢答有效,抢答成功,扬声器响,音响持续1秒,同时定时器停止倒计时,抢答显示器上显示选手的编号,定时显示器上显示剩余抢答时间,并保持到主持人将系统清零为止。(
3、5)如果抢答定时已到,却没有选手抢答时,本次抢答无效。系统扬声器报警(音响持续1秒),并封锁输入编码电路,禁止选手超时后抢答,时间显示器显示0。三、原理电路的设计: 1(1)电路系统结构图:扬声器数码显示脉冲电路倒计时器译码器数码显示扬声器锁存器编码转换电路译码器主持人选手(2) 方案的比较与确定及单元电路的设计:方案一: 电路大致可以由四个功能模块组成:以锁存器为中心的编码显示电路部分,脉冲产生电路部分,倒计时显示电路部分,音响电路部分。在锁存器为中心的编码显示电路中,由锁存器74HC373,编码器74HC148,显示器和门电路组成。使用74HC373作为锁存电路,当有人抢答时, 利用锁存器
4、的输出信号号将时钟脉冲置零,74HC373立即被锁存,同时蜂鸣器鸣叫1S,此后抢答无效,使用74HC148作为编码器,对输入的信号进行编码,输出4位BCD码,再将这4位的BCD码处理并输入到数码管里显示出抢答者的编号;在脉冲产生电路部分中,用555定时器予以实现,通过调节电阻的阻值得到符合要求的脉冲,因为可以通过改变电阻微调频率,取代了用分频器对高频信号进行分频,从而使电路更简单;在倒计时显示电路中,由计数器CD4510和显示器组成。利用CD4510计数器作为倒计时的芯片,当主持人按下抢答按钮时,CD4510被置9,开始倒计时,并通过CD4511和数码管显示此时的时间。假如在9秒内有人抢答,则
5、计数器停止倒计时,锁存器锁存,禁止选手抢答,蜂鸣器鸣叫一秒。在音响电路部分中,由555定时器和电阻电容接合成多谐振荡器,产生所需要的脉冲,然后接入蜂鸣器构成。方案二: 电路大致可以由四个功能模块组成:以锁存器为中心的编码显示电路部分,脉冲产生电路部分,倒计时显示电路部分,音响电路部分。在编码锁存电路中,可以用七段数码管CD4511本身具有的锁存显示功能对输入的数据进行锁存。当CD4511的LE端被置于高电平时,禁止信号输入,并把译码显示锁存在LE端被置高电平前的状态。编码部分的电路,主要由一片83优先编码器CD4532构成,当有按键被按下,编码端输出一个BCD码并输入到CD4511进行译码,显
6、示在数码管上,在这一瞬间,由74HC151构成的逻辑电路输出一个高电平,用以锁存数据和驱动蜂鸣器,并使计时停止。锁存后,不能再进行编码输入。计时电路由定时器555和十进制BCD码计数器CD4510构成,计时显示由一片CD4511和数码管组成。当计数到0时,产生一个借位信号,用这个借位信号控制555停止计时,同时驱动蜂鸣器,并对编码电路进行锁存。在音响电路部分中,由源蜂鸣器和两个反相器,RC网络构成音响电路,通过调节RC的大小来控制蜂鸣器响的时间。2. 整体电路 以下图2为整体电路图,电路图为Multisim仿真软件的原理图,包括所选芯片、电阻、二极管等元件的型号和参数。电路的电源为5V直流电压
7、,电阻的参数计算以5V电压为标准,具体参数如下图所示:图2整体电路图3单元电路设计 3.1 编码电路 编码电路的主要功能是将选手按下的序号通过逻辑处理转换为二进制的BCD码,BCD码,通过译码器译码显示在七段数码管上。为了电路设计方便,选用集成的编码芯片。可选74HC148、CD4532、CD40147等编码芯片,这里选用CD4532。CD4532 可将输入I7I0的信号编码为3 位二进制码,即8421BCD码。8个输入端 I7I0具有指定优先权,I7 为最高优先权,I0 为最低。当片选输入ST 为低电平时,优先译码器无效。当ST 为高电平,优先输入的信号被编码为8421BCD码,呈现于输出线
8、Y2Y0。组选线YGS 为高电平,表明输入存在,当无输入时,Ys 输出为高电平。电路处于工作状态时,当选手按下抢答按键,编码器CD4532对应的输入端被置为高电平,输出端输出相应的BCD码,送给下一步的电路。电路如图所示:3.2 锁存和显示电路在方案三的电路中,没有用到专门的锁存器,这是因为译码驱动电路中的驱动芯片CD4511本身具备锁存功能,因此可以不必外加锁存器,从而简化了电路。CD4511是一片7 段译码器,并具备锁存和驱动能力,用于驱动共阴极数码管显示器。具有BCD转换、消隐和锁存控制、七段译码及驱动功能,能提供较大的拉电流,可直接驱动共阴数码管。其中a,b,c,d为BCD码输入,a为
9、最低位。LT为灯测试端,加高电平时,显示器正常显示,加低电平时,显示器一直显示数码“8”,各笔段都被点亮,以检查显示器是否有故障。BI为消隐功能端,低电平时使所有笔段均消隐,正常显示时,B1端应加高电平。LE是锁存控制端,高电平时锁存,低电平时传输数据,数据保持在LE被置高电平的状态。ag是 7 段输出,可驱动共阴LED数码管。图3 为芯片CD4511的引脚图.电路工作时,当有抢答按键未被按下且计数器计数不到0时,组合逻辑电路74HC151输出一低电平至LE引脚,LE为低电平,数据不锁存;当有抢答按键被按下时,逻辑电路74HC151输出高电平,LE引脚被置为高电平,数据处于锁存状态,输入无效,
10、直到数据被清零。 图 3.1 图 3.2 74HC151是一个八选一数据选择器,它有八个数据输入端D0D7,一个选通端S,三个数据选择端A,B,C 和两个数据输出端W,Y。 当选通端S为1时,八个选通端都被截止。当S为0时,该芯片从八个输入端中选择一个输出。此时,三个数据选择端A,B,C可以从000到111之间变换,选择不同的通道输出,输出端Y为同向输出,输出端W为反向输出。七段数码管显示0时,其段的导通状态如下表,其中1为导通,0为截止。段abcdefg导通状态1111110 数据选择器的选择端A,B,C分别接数码管的d,e,f段,选通端S接g段,数据输入端D0D6接低电平,D7接高电平。当
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 广工数电 课程设计 报告 抢答 13

限制150内