最详细的AD9851中文资料(共27页).doc





《最详细的AD9851中文资料(共27页).doc》由会员分享,可在线阅读,更多相关《最详细的AD9851中文资料(共27页).doc(27页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上特征180 MHz时钟速率参考时钟具有6倍倍乘器。芯片具有高性能10位DAC和高速滞后比较器无杂散动态范围SFDR为43分贝 70 MHz的模拟输出。32位频率控制字简化控制接口:并行或串行异步加载格式5位相位调制和补偿能力比较器纹波抖动80 ps p-p 20 MHz+2.7 V至+5.25 V单电源工作低功耗: 555毫瓦 180兆赫省电功能, 4毫瓦 2.7 V超小28引线SSOP封装频带宽 正常输出工作频率范围为 072MHz ;应用频率/相敏正弦波合成为进行数字通信设定时钟恢复和锁定电路通信数字控制的ADC编码发生器敏捷L.O应用在正交振荡器连续波,调幅,调
2、频, FSK信号,发射机的MSK模式。概述该AD9851是一种高度集成的设备,采用先进的DDS技术,再加上内部高速度、高性能D / A转换器,和比较器,使一个数字可编程频率合成器和时钟发生器功能化。当参照准确的时钟源, AD9851可以产生一个稳定的频率和相位且可数字化编程的模拟正弦波输出。此正弦波可直接用作时钟源,在其内部转化为方波成为灵活的时钟发生器。AD9851采用的最新的高速DDS内核可接受32位的频率控制字,180 MHz系统时钟,分辨率为0.04赫兹。该AD9851包含一个特有的6 REFCLK倍乘器电路,因此无需高速外部晶振。 6 REFCLK倍乘器使其有最小的无杂散动态范围SF
3、DR和相位噪声特性。AD9851提供了5位可编程相位调制,使移相输出的增量为11.25。功能方框图该AD9851包含一个内部的高速比较器。可以输出一个低抖动输出脉冲。可进行频率调整,控制能将相位调谐字异步加载到AD9851并通过并行或串行方式载入。并行负载格式由五个迭代的8位控制字(字节) 。第一个8位字节控制输出相位, 6 REFCLK倍乘器,电源关闭启用和装载模式;其余字节组成32位频率控制字。串行加载完成是通过一个40位串行数据流进入通过其中一根并行输入总线。该AD9851采用先进的具有突破性功能的CMOS技术。供电电源仅555毫瓦功率耗散( +5 V电源供电) ,最大时钟速率为180兆
4、赫。该AD9851封装采用28引脚SSOP ,主流AD9850 为125 MHz的频率。AD9851详细说明时钟输入特性(6倍倍乘器未启动):+5V供电时最小输出频率1MHZ,最高输出频率为160MHZ。 +3.3V供电时最小输出频率1MHZ,最高输出频率为120MHZ。 +2.7V供电时最小输出频率1MHZ,最高输出频率为100MHZ。时钟输入特性(6倍倍乘器启动): +5V供电时最小输出频率5MHZ,最高输出频率为30MHZ。 +3.3V供电时最小输出频率5MHZ,最高输出频率为20.83MHZ。 +2.7V供电时最小输出频率5MHZ,最高输出频率为16.66MHZ。输入阻抗:1M输出阻抗
5、:120k宽带无杂散动态范围 1.1 MHz 模拟输出 (DC to 72 MHz) +25C IV 60 64 dBc 20.1 MHz 模拟输出 (DC to 72 MHz) +25C IV 51 53 dBc 40.1 MHz 模拟输出(DC to 72 MHz) +25C IV 51 55 dBc 50.1 MHz 模拟输出 (DC to 72 MHz) +25C IV 46 53 dBc 70.1 MHz模拟输出 (DC to 72 MHz) +25C IV 42 43 dBc窄带无杂散动态范围1.1 MHz (50 kHz) +25C V 85 dBc1.1 MHz (200 kH
6、z) +25C V 80 dBc40.1 MHz ( 50 kHz) +25C V 85 dBc40.1 MHz ( 200 kHz) +25C V 80 dBc70.1 MHz ( 50 kHz) +25C V 85 dBc70.1 MHz ( 200 kHz) +25C V 73 dBc器件输出特性输入电容 +25C V 3 pF输出阻抗 +25C IV 500 k输入偏差电流 +25C I 12 A输入电压范围+25C IV 0 5 V器件输出特性Logic “1” +5 V Supply +25C VI +4.8 VLogic “1” +3.3 V Supply +25C VI +3.
7、1 VLogic “1” +2.7 V Supply +25C VI +2.3 VLogic “0” Voltage +25C VI +0.4 V连续的输出电流 +25CIV 20mA滞后现象 +25CIV10 mV传输延时 +25CIV 7 ns转换频率 (1 V p-p Input Sine Wave) +25C IV 200 MHz上升/下降 时间, 15 pF Output Load +25CIV 7 ns输出抖动 (p-p)3 +25C IV 80 ps (p-p)时钟输出特性输出抖动 (时钟发生器配置,40 MHz 1 V 峰峰值输入正弦波) +25C V 250 ps (p-p)
8、时钟输出占空比 FULL IV 50 10 %最大绝对额定值最大节点温度 . . . . . . . . . . . . . . . .+150C存储温度 . . . . . . . . . . . . . . . . . 65C to +150CVS . . . . . . . . . . . . . . . . . . . . +6 V工作温度 . . . . . . . . . . . . . . . . . 40C to +85C数字输入 . . . . . . . . . . . . . . . . . 0.7 V to +VS + 0.7 V焊接温度 (10 sec) . . .
9、. . . . . . . . . .+300C数字输出电流 . . . . . . . . . . . . . . . . 30 mASSOP 热阻抗 . . . . . . . . . . . . . . . . . 82C/WDAC 输出电流 . . . . . . . . . . . . . . . .30 mA 引脚功能描述引脚标号 /助记符 功能41,/D0D7 8位数据输入. 数据端口,用于装载32位的频率控制字和8位相位控制字。 D7为最高位2825/ D0=最低位 D7, 25引脚, 也作为40位控制字串行输入引脚5/PGND 6 REFCLK倍乘器接口6 /PVCC 6 R
10、EFCLK 倍乘器正向供电电压引脚7 /W_CLK 数据加载时钟. 上升沿加载并行或串行频率/相位控制字异步输入到40-bit 输入寄存器8 /FQ_UD 频率更新 上升沿异步加载40位数据到内部数据寄存器对DDS核心起作用. FQ_UD 作用当输入寄存器只能容纳一位有效的数据。9 /REFCLOCK 参考时钟输入. CMOS/TTL-电平脉冲, 直接或通过 6 REFCLK倍乘器. 直接模式, 也是系统时钟. 如果 6 REFCLK 倍乘器采用, 倍乘器输出也是系统时钟。系统时钟上升沿开始工作。10, 19/AGND模拟地 (DAC and Comparator).11, 18 /AVDD
11、模拟电路的正向供电电压 (DAC和比较器, Pin 18) 和带隙电压参考Pin 11.12/ RSET DAC外部复位连接3.92 k电阻接地10 mA 电流输出. 这使得 DAC 的 IOUT and IOUTB满量程输出成为可能. RSET = 39.93/IOUT13 /VOUTN 内部比较器负向输出端14 /VOUTP 内部比较器正向输出端15 /VINN 内部比较器的负向输入端。16 /VINP 内部比较器的正向输入端。17 /DACBP DAC 旁路连接. 这是DAC 旁路连接端 连接通常为 NC (无连接) 以便有很好的无杂散性能。20 /IOUTB 互补DAC 输出 具有和
12、IOUT 有相同的参数,除去 IOUTB = (满量程输出-IOUT). 输出负载应该等于 IOUT最好的 无杂散性能21/ IOUT DAC输出端转换通常是一电阻或一变压器接到地. IOUT = (满量程输出IOUTB)22 /RESET 主复位引脚; 高电平有效; 高电平清除 DDS 累加器和相位延迟器为 0Hz 和 0 相位,同时置数据输入为并行模式以及禁止 6 倍参考时钟倍乘器工作。 未清除40-bit 输入寄存器. RESET优先权最高23 /DVDD 数字电源引脚(+5)。 24 /DGND 数字地. 引脚图IOUT 和IOUTB 都有100 负载. 两个100 k电阻器“样品”都
13、有输出,输出值是这两个输出电压的平均值。带有470 pF电容 的滤波器和和施加到比较器的输入作为数字开关门限。在一个reset命令发出后,W_CLK允许独立的编程每个AD9851 40位输入寄存器,通过8位数据总线或串行输入引脚。FQ_UD脉冲发出后结果是完成这两个振荡器输出程序指定的频率和相位。AD9851 RSET投入启动是由外部的DAC(图10 )提供调幅,数字振幅控制DAC的输出电流。操作和应用AD9851为直接数字频率合成器( DDS )技术形式的数控振荡器 ,用以产生频率/相敏正弦波。数字正弦波转换为模拟形式,通过内部10位高速数/模转换器。一个片上高速比较器提供模拟正弦波和低抖动
14、TTL/CMOS-兼容的方波。 DDS技术是一种创新性电路架构,能够快速和精确的操纵其输出控制字,为全数字控制模式。 DDS还可以启动高分辨率,能够选择输出频率。该AD9851允许输出频率分辨率约0.04赫兹。可直接选用180M时钟频率或直接使用参考时钟的6 REFCLK倍乘器。AD9851的输出波形的相位可连续从一个输出频率变化到另一个。基本功能方框图和信号流图AD9851配置的时钟发生器如图11 。电路是一种数字分频器功能,其增量分辨率由系统时钟和N(位数调整字)决定,相位累加器是一个可变模计数器,其数值递增并储存是在每次收到一个时钟脉冲后。当计数器达到满量程开始出现“环绕”使相位累加器输
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 详细 AD9851 中文 资料 27

限制150内