哈工大2012年数电期末试题+答案(共8页).doc
《哈工大2012年数电期末试题+答案(共8页).doc》由会员分享,可在线阅读,更多相关《哈工大2012年数电期末试题+答案(共8页).doc(8页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上本题得分一、(12分)填空和选择(每空1分)(1)进制为一千的计数器至少应使用_个触发器实现。(2)集电极开路门使用时应注意在输出端接_。(3)32选1数据选择器有_个选择变量。(4)函数式Y=,写出其对偶式Y =_。(5)相同供电电源的CMOS门电路与TTL门电路相比,_门的噪声容限更大;_门的静态功耗更低。(6)模数转换时,要求能分辨ADC输入满量程0.1%的变化,则至少需要使用_位的ADC。若信号频率为20kHz,则要求该ADC采样频率至少为_kHz。(7)由与非门构成的基本RS触发器,其约束条件是_。(8)下列器件的信号一定不能和其他输出信号接在一起的是_。(
2、a)RAM的数据信号;(b)ROM的数据信号;(c)74LS138的输出信号。(9)下列说法正确的是_。(a)输入悬空时,TTL门电路的输入端相当于接低电平;(b)输入悬空时,CMOS门电路的输入端相当于接低电平;(c)输入悬空时,CMOS门电路的输入端相当于接高电平;(d)实际应用中,门电路的输入端应尽量避免悬空。(10)用万用表测量一个标准TTL门电路的输出信号,发现其值为1.5V,可能的情况有(多选):_。(a)输出端处于高阻态;(b)两输出信号短接;(c)输出为脉冲信号;(d)驱动门过载。一、(1)10;(2)上拉电阻;(3)5;(5)CMOS,CMOS;(6)10位,40kHz;(7
3、)R+S=1;(8)c;(9)d;(10)bcd。二、(8分)简答题。(1)画出函数F1和F2的卡诺图,并求出F1和的最简与或式。F1(A,B,C,D)=F2(A,B,C,D)=(2)图2中门电路G1和G2为TTL门电路,并假设传输门导通电阻可忽略,分别填写C1和C2不同电平下电压表V1和V2电压值(TTL门电路输出高电平3.6V,输出低电平0.3V):C1为高电平,C2为低电平时,V1 = _V, V2 = _V;C1为低电平,C2为高电平时,V1 = _V, V2 = _V。图2二、(1)F1 = =ABCD0001111000110111111111101111ABCD000111100
4、0110101001011001110XX1X(2)C1为高电平,C2为低电平时,V1 = _1.4_V, V2 = _1.4_V;C1为低电平,C2为高电平时,V1 = _3.6_V, V2 = _1.4_V。三、(8分) 设计一个故障显示电路。要求为:当只有电机A发生故障时,故障指示灯F以4Hz的频率闪烁;当只有电机B发生故障时,故障指示灯F以2Hz的频率闪烁;当电机A、B同时发生故障时,故障指示灯F常亮;当电机A、B均无故障时,故障指示灯F灭。已知时钟信号为8Hz;用变量A、B表示电机状态,“1”表示电机发生故障;用变量F表示指示灯状态,“1”表示灯亮。试求:(1)在图3中利用8Hz时钟
5、和2个D触发器得到4Hz和2Hz的时钟信号;(2)继续在图3中将上述故障显示电路设计实现。图3三、四、(8分)简答题(1)要实现异步清零的12进制计数器,更正下列verilog程序的错误。module Cnt0 ( clk, rst, Q );input clk, rst;output 2:0 Q;reg 2:0 Q;always( posedge clk) begin if ( !rst )Q = 0; elseQ = Q + 1b1; if ( Q = 12 ) Q = 0; endendmodule(2)根据下列程序画出完整的状态转换图(要求按照Q2、Q1、Q0的顺序表示输出状态)mod
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 哈工大 2012 年数电 期末 试题 答案
限制150内