CMOS模拟集成电路设计与仿真标准实验报告(共8页).doc
《CMOS模拟集成电路设计与仿真标准实验报告(共8页).doc》由会员分享,可在线阅读,更多相关《CMOS模拟集成电路设计与仿真标准实验报告(共8页).doc(8页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上电 子 科 技 大 学实 验 报 告学生姓名:鄢传宗,梁成豪 学 号:10,09 指导教师:王向展实验地点:211楼606 实验时间:2014.6.4一、实验室名称:微电子技术实验室二、实验项目名称:CMOS模拟集成电路设计与仿真三、实验学时:4四、实验原理IC设计与制造的主要流程根据用途要求,确定系统总体方案五、实验目的本实验是基于微电子技术应用背景和集成电路原理与设计课程设置及其特点而设置,为IC设计性实验。其目的在于: 根据实验任务要求,综合运用课程所学知识自主完成相应的模拟集成电路设计,掌握基本的IC设计技巧。 学习并掌握国际流行的EDA仿真软件Cadence
2、的使用方法,并进行电路的模拟仿真。六、实验内容1、 UNIX操作系统常用命令的使用,Cadence EDA仿真环境的调用。2、 设计一个运算放大器电路,要求其增益大于40dB, 相位裕度大于60,功耗小于10mW。3、根据设计指标要求,选取、确定适合的电路结构,并进行计算分析。4、电路的仿真与分析,重点进行直流工作点、交流AC分析、瞬态Trans分析、建立时间小信号特性和压摆率大信号分析,能熟练掌握各种分析的参数设置方法。5、电路性能的优化与器件参数调试,要求达到预定的技术指标。6、整理仿真数据与曲线图表,撰写并提交实验报告。七、实验仪器设备(1)工作站或微机终端 一台(2)局域网(3)EDA
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- CMOS 模拟 集成电路设计 仿真 标准 实验 报告
限制150内