Verilog数字钟课程设计(共10页).doc
《Verilog数字钟课程设计(共10页).doc》由会员分享,可在线阅读,更多相关《Verilog数字钟课程设计(共10页).doc(10页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上 课程设计报告课程设计题目: 数字钟系统设计 学 号:7学生姓名:刘新强专 业:通信工程班 级:指导教师:钟凯 2016年 1月 4日摘要FPGA( Field Programmable Gate Array,现场可编程门阵列),一种可编程逻辑器件,是目前数字系统设计的主要硬件基础。可编程逻辑器件的设计过程是利用EDA 开发软件和编程和编程工具对器件进行开发的过程。通过modelsim软件下采用verilog语言实现数字钟系统设计,实现了以下几个方面的功能:1. 数字钟基本计时功能2. 数字钟校时功能3. 数字钟系统报时功能关键词:FPGA ;VHDL;数字钟目录一、
2、FPGA与VHDL简介11、FPGA与简介2、VHDL简介二、课程设计的目的与要求 21、教学目的2、教学要求3、数字钟系统设计要求三、设计方案21、系统框图2、模块说明四、仿真与实现31、数字钟基本计时功能实现2、数字钟校时功能实现3、数字钟系统报时功能实现五、实验心得4六、参考文献4七、代码5专心-专注-专业一、FPGA与VHDL简介1、FPGA简介以硬件描述语言(Verilog 或 VHDL)所完成的电路设计,可以经过简单的综合与布局, 快速的烧录至 FPGA 上进行测试,是现代 IC 设计验证的技术主流。这些可编辑元件可以被用来实现一些基本的逻辑门电路(比如 AND、OR、XOR、NO
3、T)或者更复杂一些的组合功能比如解码器或数学方程式。在大多数的 FPGA 里面,这些可编辑的元件里也包含记忆元件例如触发器(Flipflop)或者其他更加完整的记忆块。系统设计师可以根据需要通过可编辑的连接把 FPGA 内部的逻辑块连接起来,就好像一个电路试验板被放在了一个芯片里。一个出厂后的成品 FPGA 的逻辑块和连接可以按照设计者而改变,所以 FPGA 可以完成所需要的逻辑功能。 FPGA 一般来说比 ASIC(专用集成电路)的速度要慢,无法完成复杂的设计,但是功耗较低。但是他们也有很多的优点比如可以快速成品,可以被修改来改正程序中的错误和更便宜的造价。厂商也可能会提供便宜的但是编辑能力
4、差的 FPGA。因为这些芯片有比较差的可编辑能力,所以这些设计的开发是在普通的 FPGA 上完成的,然后将设计转移到一个类似于 ASIC 的芯片上。另外一种方法是用 CPLD(Complex Programmable Logic Device,复杂可编程逻辑器件)。 2、VHDL简介硬件描述语言已经有几十年的发展历史,并且在系统的仿真、验证和设计、综合等方面得到成功的应用。目前常用的硬件描述语言有 VHDL、 Verilog HDL 、ABEL 等234。VHDL则起源于 20 世纪 70 年代末和 80 年代初,美国国防部提出的 VHSIC 计划,目标是为下一代集成电路的生产、实践阶段性的工
5、艺极限和完成 10 万门级以上的电路设计而建立一种新的描述方法5。VHDL 的英文全称为 Very-High-Speed Integrated Circuit Hardware Description Language,是 IEEE 标准化的硬件描述语言,并且已经成为系统描述的国际公认标准,得到众多 EDA 公司的支持。 VHDL 具有很多的优点使它能够被大多数人认可,被广泛应用在逻辑电路的设计方面,并且成为了标准化的硬件描述语言,其优点如下: (1)功能强大和设计灵活。一个简洁的使用 VHDL 语言编写的程序就可以描述一个复杂的逻辑电路,因为 VHDL 拥有强大的语言结构6。VHDL 多层次
6、的设计描述功能可以有效地控制设计的实现,支持设计库和可重复使用的元件生成,还支持多种设计方式,如层次化设计、模块化设计和同步、异步和随机电路设计。 (2)与具体器件无关。用 VHDL 设计硬件电路时不用先确定设计要用到哪种器件,也不用特别熟悉器件的内部结构,这样可以使设计人员专注于进行系统设计。设计完成后,可以根据消耗的资源选择合适的器件,而不造成资源的浪费。 (3)很强的移植能力。VHDL 由很多不同的工具支持,同一个设计的程序可以在包括综合工具、仿真工具、系统平台等工具中使用。 (4)强大的硬件描述能力。VHDL 可以描述系统级电路和门级电路,而且描述方式多样,可以采用行为描述、寄存器传输
7、描述或者结构描述,也可以用其混合描述方式。同时,VHDL可以准确地建立硬件电路模型,因为它支持惯性延迟和传输延迟。VHDL 的数据类型很丰富,支持标准定义的数据类型,当标准定义的数据类型不能满足用户的需求时,用户可以自己定义的所需要的数据类型,增加了设计的自由度。 (5)语法规范,易于共享。当把用 VHDL 编写的代码文件看作是程序时,它可以作为设计人员之间的交流内容;当把它看作是文档时,可以作为签约双方的合同文本。VHDL 易于共享的特点,使得大规模的协作开发容易实现。同时,这些特点也促进了 VHDL 的发展和完善。 综上所述,VHDL 有很多其他的硬件描述语言所不具备的优点。但是,VHDL
8、 仍然存在一些缺点,主要是 3 个方面。 (1)要求设计者对硬件电路知识甚至是芯片结构方面的知识了解较多。应该摆脱一般的高级语言程序设计思路,因为在电路世界里的事件很多是并行发生的,并且硬件电路系统内部的模块可以是互相独立的,也可以是互为因果的,所以,在用 VHDL 设计硬件电路时应摆脱一般的高级语言程序设计思路。在设计电路时,应先构思电路,然后才能描述。 (2)不能进行太抽象的系统描述。因为 EDA 工具无法综合抽象性太强的系统,故用 VHDL描述系统电路时不能太抽象。目前的 VHDL 很难综合实际的硬件电路,只能适用于系统建模。 (3)不能描述模拟电路。对于模拟电路而言,VHDL 并不是一
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- Verilog 数字 课程设计 10
限制150内