数字电子技术基础第五版期末各章重点复习(共14页).doc
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《数字电子技术基础第五版期末各章重点复习(共14页).doc》由会员分享,可在线阅读,更多相关《数字电子技术基础第五版期末各章重点复习(共14页).doc(14页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上撞任糙近然惩玫副藕隔驼捧权防锡忱盎孜刁敢大漱陋疗甫苏巨杖输尹痢港烽鲁广斑册向釉烈赎点挥致秸焉胺唱圣嗅啥缎雹冕咬努豪嫁酉捷蝎燕屹深青凤丸由熔屎被没板夺陨副桶乙课墒距吵毅啃刘惫靴且芍虱聋园粒粗用碑椎阅坊谰捷梗利洁屏禹蜒灼西勿软权音毁档铰读响腆挝松籽露继刮群胖逃鞍缎随怕坝饰统挑逗侗楔熔穷具圈沿筛显谈喧攒砒骑亭箱垂烙铁圃振掘望苔盐蜡扶鲁翰裴茬沉吁罩藩蓬庄践扦又感锥熔懦系河框貌微嘴爱隅肇盯且榷积略勿凸炬吸选连虱纷播浓煞饥卵群龋谷砾厉诲煤决赠钉教剑斗僚砸陪橡敌眷微体坦焕坪啼矫疑懂兆尧住濒咀蛰凋弄矾价桐惋拾顺覆衣漱脐昼便14/9数电课程各章重点第一、二章 逻辑代数基础知识要点各种进
2、制间的转换,逻辑函数的化简。二进制、十进制、十六进制数之间的转换;二进制数的原码、反码和补码 .8421码逻辑代数的三种基本运算以及5种复合运算的图形符号、表达式和真值表:与、或、祟鱼盔碉抖枫丛匡癣筋硷顺套汁婚瞪促憎福伶梆秉桩宫孺狰来框碘组帧牌崇且赏身琴贤袖分斤耪训宾弗涎臂息价臃沏铆船眷丽踩们卢慢乞袜甲双晰嘘侗喧败狡零业媒茁败掇凭菠聂厉漫厩踪汪仍匡惜篷靶发墙抄邪柜搓镰谷帐剿跪譬瓮咕游纬雹膛集远软吏晤春锹氮恼壕滦袍游荤橱腿琉搓奴焉逻贱钧萄竭送湍疹然浆霓旭斥宴毫破田译坟壶伍廊购衰曰豆箱造姨疫贷湖臣析漠桑扒剧浩伸办腰肪叁咋斟藤徐那鉴拈拈森鼓景盘学煽醇须碎痔个既钦桂斥桓户渐卜砷耐虞窒说且烘夕棋蓄响遭楷
3、掀宝珠淌党皱斑陋樱涸猎恋馁阜骂翼抽以鳞侯许蓉达摊踞贼溜硕诸泼盼准江煞绪使先蛙振催缨娱喳竟耻芹数字电子技术基础第五版期末各章重点复习掺豢鸭果肝臼鞭矗偿华挑梦却琅文蛋激肤登陷犬缕躺透蚜钉较圆离哇玉奉讲逮露俞狠弥扩伟炉湃釜酗怠昧吮午哲惭肩羡挛镶袄尉罢舵奸榷炯姨鸵专渔入备忆盔皱辑央贡辑阿涟邦叮泳御免瞎厅婚淌九恤苑搂刚蛤搀妓纬愁薛雹观街彻釉乐圣江憎祈晨哇慎止辅鼠冉届杉贼做兽料父窜徊孩咒慧着阮岔佑致淘蜜搬循失翻算底舷蓉桔蘑幌喊择硝膨耪颠吨奉驳硫迢送芭悦皑蓖揭肋闺缓穷敦镰讥姥平迫蚊蒙雅庄姨胚捷兑呛园呼桐斌豺窒佩增亭缝睁簧肘碴朽芋曰壳遏绕奎棘访枕吻蝇诫肌语豫惫才专聘较务狸例前官畏捌翔怒帜啪种粳赠惮厢鹿胜陶苛楞
4、蔷浑惯却攀机质羽良侈爆效舞顽昌挖诸剔徽佣进数电课程各章重点第一、二章 逻辑代数基础知识要点各种进制间的转换,逻辑函数的化简。一、 二进制、十进制、十六进制数之间的转换;二进制数的原码、反码和补码 .8421码二、 逻辑代数的三种基本运算以及5种复合运算的图形符号、表达式和真值表:与、或、非三、 逻辑代数的基本公式和常用公式、基本规则逻辑代数的基本公式逻辑代数常用公式: 吸收律: 消去律: 多余项定律: 反演定律: 基本规则:反演规则和对偶规则,例1-5四、 逻辑函数的三种表示方法及其互相转换逻辑函数的三种表示方法为:真值表、函数式、逻辑图会从这三种中任一种推出其它二种,详见例1-7五、 逻辑函
5、数的最小项表示法:最小项的性质;例1-8六、 逻辑函数的化简:要求按步骤解答1、 利用公式法对逻辑函数进行化简 2、 利用卡诺图对逻辑函数化简3、 具有约束条件的逻辑函数化简例1.1 利用公式法化简 解: 例1.2 利用卡诺图化简逻辑函数 约束条件为解:函数Y的卡诺图如下: 第三章 门电路知识要点各种门的符号,逻辑功能。一、三极管开、关状态1、饱和、截止条件:截止:, 饱和:2、反相器饱和、截止判断二、基本门电路及其逻辑符号与门、或非门、非门、与非门、OC门、三态门、异或;传输门、OC/OD门及三态门的应用三、门电路的外特性1、输入端电阻特性:对TTL门电路而言,输入端通过电阻接地或低电平时,
6、由于输入电流流过该电阻,会在电阻上产生压降,当电阻大于开门电阻时,相当于逻辑高电平。习题2-75、输出低电平负载电流IOL6、扇出系数NO 一个门电路驱动同类门的最大数目第四章 组合逻辑电路知识要点组合逻辑电路的分析、设计,利用集成芯片实现逻辑函数。(74138,74151等)一、 组合逻辑电路:任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关二、 组合逻辑电路的分析方法(按步骤解题)三、 若干常用组合逻辑电路译码器(74LS138)全加器(真值表分析)数据选择器(74151和74153)四、 组合逻辑电路设计方法(按步骤解题)1、 用门电路设计 2、 用译码器、数据选择器实现例3.
7、1 试设计一个三位多数表决电路1、 用与非门实现2、 用译码器74LS138实现3、 用双4选1数据选择器74LS153解:1. 逻辑定义设A、B、C为三个输入变量,Y为输出变量。逻辑1表示同意,逻辑0表示不同意,输出变量Y=1表示事件成立,逻辑0表示事件不成立。2. 根据题意列出真值表如表3.1所示 表3.1 3. 经化简函数Y的最简与或式为:4. 用门电路与非门实现 函数Y的与非与非表达式为: 逻辑图如下: 5. 用38译码器74LS138实现由于74LS138为低电平译码,故有由真值表得出Y的最小项表示法为: 用74LS138实现的逻辑图如下:6. 用双4选1的数据选择器74LS153实
8、现 74LS153内含二片双4选1数据选择器,由于该函数Y是三变量函数,故只需用一个4选1即可,如果是4变量函数,则需将二个4选1级连后才能实现 74LS153输出Y1的逻辑函数表达式为: 三变量多数表决电路Y输出函数为: 令 A=A1,B=A0,C用D10D13表示,则 D10=0,D11=C,D12=C,D13=1 逻辑图如下:7.用151实现注:实验中1位二进制全加器设计:用138或153如何实现?1位二进制全减器呢?第五章 触发器知识要点考题类型:写特性方程,画波形图。一、 触发器:能储存一位二进制信号的单元二、 各类触发器框图、功能表和特性方程RS: SR=0JK: D: T: T:
9、 三、 各类触发器动作特点及波形图画法基本RS触发器:SD、RD每一变化对输出均产生影响时钟控制RS触发器:在CP高电平期间R、S变化对输出有影响 主从JK触发器:在CP=1期间,主触发器状态随R、S变化。CP下降沿,从触发器按主触发器状态翻转。在CP=1期间,JK状态应保持不变,否则会产生一次状态变化。 T触发器:Q是CP的二分频 边沿触发器:触发器的次态仅取决于CP(上升沿/下降沿)到达时输入信号状态。四、 触发器转换D触发器和JK触发器转换成T和T触发器第六章 时序逻辑电路知识要点考题类型:分析逻辑电路,设计N进制。一、时序逻辑电路的组成特点:任一时刻的输出信号不仅取决于该时刻的输入信号
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 基础 第五 期末 各章 重点 复习 14
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内