#电子秒表课程设计报告(共10页).docx
《#电子秒表课程设计报告(共10页).docx》由会员分享,可在线阅读,更多相关《#电子秒表课程设计报告(共10页).docx(10页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上课程设计(综合实验)报告20112012年度第一学期名 称:数字电路实验题 目:电子秒表设计院 系:电气与电子工程学院班 级:通信XXXX班学 号:XXXXX学生姓名:XX指导老师:XX设计周数:一周成绩:日期:2012年1月2日 一、实验目的1. 学习数字电路中基本RS触发器、单稳态触发器、时钟发生器及计数器、译码器显示等单元电路的综合应用。2. 熟悉555定时器的使用以及相关电路的设计,巩固RS触发器的功能以及特性,熟悉RS触发器的使用和设计。3. 学习电子秒表的调试方法。二、实验要求1. 利用555定时器制作一个频率为50HZ的时钟发生装置。2. 通过二五十进制
2、计数器制作时钟分频电路,输出0.1秒到9.9秒的计数脉冲。3. 通过分频电路,输出周期为0.1s的计数脉冲。4. 利用74LS248和数码显示器接受分频电路输出的计数脉冲,并显示出来。5. 使用基本RS触发器制作电子秒表的控制开关,实现开始计数,停止并保持计数和清零重新开始计数的功能。三、总体方案设计1.整体设计布局框图如下图所示。整体设计布局框图2.模块总体方案设计1) 555时钟发生模块设计。利用555定时器实现多谐振荡电路能够完成时钟信号发生器的功能,通过调节电路中电阻电容值使多谐振荡器的输出信号频率为50Hz。为设计方便,取R1=100,R2=100可调电阻,C=0.1uF 构成一个能
3、产生周期为0.02s(频率为50Hz)的脉冲的多谐振荡器。2) 分频电路模块。利用74LS290将输入为50Hz频率的时钟脉冲进行5分频变为10Hz的信号输出,即周期为0.1s。将555定时器的输出端接入一个74LS290五进制端的时钟输入端,正确连接电路,五进制端最高位输出和RS触发器的输出Q的与非控制输出即所需脉冲。3) 输出及显示模块利用3个74LS160分别连接成十进制计数器,并通过三个数码显示器显示0.199.9s的秒表数值。其中将分频电路输出的所需脉冲接入第一个芯片的时钟输入端,并将第一个芯片的四个对应输出接入相应的数码显示器的相应端,构成秒表的小数部分。第一个芯片的进位输出端再接
4、入第二个芯片的时钟输入端,同第一片芯片,构成电子秒表的个位显示,同理连接第三个芯片,构成电子秒表的十位显示。4) 控制电路设计。利用基本RS触发器生成控制电路:S有效时,则Q端输出高电平,控制信号输出到分频电路,实现了“开始计数”;同时Q非端输出的低电平使“清零并准备重新开始计数”无效;R有效时,则时钟信号被屏蔽,电子秒表保持当前数值不变,同时允许“清零并准备重新开始计数”信号输入。先由两个与非门构成基本RS触发器,再引入一对原反变量作为触发器RS端的输入,因为该设计中无需触发器保持状态,这样始终有RS=0,所以便成功避免了出现不定状态情况。在引入一个清零输入,同非Q端与一个与非门相连作为每个
5、74LS160清零端输入,实现了在开始计数时,清零无效;暂停计数时,允许清零重新计数操作的功能。3.所需的元器件。(1)555定时器其结构功能如图555内部结构及引脚图 RSTTHRTRIOUTTD0XX0导通123VCC13VCC0导通113VCC不变不变123VCC23VCC13VCC1截止555功能真值表振荡电路是数字秒表的核心部分,电容充放电的速度决定了电路的振荡频率R1 .R2 .C决定了多谐振荡器的周期,即决定了形成的方波的频率利用闭合回路中的负反馈作用可以产生自激振荡,利用闭合回路中的延迟负反馈作用也能产生自激振荡,只要负反馈作用足够强。为了得到频率更加准确的频率信号,加入了电容
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子 秒表 课程设计 报告 10
限制150内