数电实验报告三(共6页).doc
《数电实验报告三(共6页).doc》由会员分享,可在线阅读,更多相关《数电实验报告三(共6页).doc(6页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上 实验三 加法器一、 实验目的1、掌握用SSI器件实现全加器的方法。 2、掌握用MSI组合逻辑器件实现全加器的方法。 3、掌握集成加法器的应用。 二、 实验设备及器件1、数字逻辑电路实验板1块2、74HC(LS)00(四二输入与非门) 1片3、74HC(LS)86(四二输入异或门) 1片4、74HC(LS)153(双四选一数据选择器) 1片5、74HC(LS)283(4位二进制全加器) 1片三、 实验原理组合逻辑电路是数字电路中最常见的逻辑电路之一。组合逻辑电路的特点,就是在任意时刻电路的输出仅取决于该时刻的输入信号,而与信号作用前电路所处的状态无关。本实验是根据给定
2、的逻辑功能,设计出实现这些功能的组合逻辑电路。不考虑低位进位,只本位相加,称半加。实现半加的电路,为半加器。考虑低位进位的加法称为全加。实现全加的电路,为全加器。实现三个输入变量(一位二进制数)全加运算功能的电路称为1位全加器。实现多位二进制数相加有串行多位加法和并行多位加法两种形式,其中比较简单的一种电路是采用多个1位全加器并行相加,逐位进位的方式。实验用器件管脚介绍: 1、74HC(LS)00(四二输入与非门)管脚如下图所示。2、74HC(LS)86(四二输入异或门)管脚如下图所示。 3、74HC(LS)153(双四选一数据选择器)管脚如下图所示。4、74HC(LS)283(4位二进制全加
3、器)管脚如下图所示。四、 实验内容与步骤1、用门电路实现全加器(基本命题) 参照表达式Si=A i Bi Ci Ci+1 = ( A i Bi )Ci+A i Bi其中为本位和,Si 为低位向本位的进位, Ci+1为本位向高位进位,设计用与非门74HC(LS)00及异或门74HC(LS)86实现1位全加器的实验电路图,搭接电路,用LED显示其输出,并记录结果在下表: 输 入 输 出 An Bn Cn-1 Sn Cn 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1实验电路图:1-Ci+
4、1进位 2-Si本位 3-A输入 4-B输入 5-C输入将表达式反演得到Ci+1=1= 其中D=A i Bi 1、由设计的实验电路图连接电路 2、依次由ABC输入信号,观察led的工作情况并记录 注意:由于led是低电平有效,当输出0是灯亮,输出1时灯灭。 2、用数选器实现全加器(基本命题) 参照和实验内容与步骤1完全相同的逻辑功能,设计用与非门74HC(LS)00和数选器74HC(LS)153实现1位全加器的实验电路图,搭接电路,用LED显示其输出,观察电路的逻辑功能是否与设计功能一致。 实验电路图:1-A输入 2-B输入 3-C输入 4-Si本位 5-Ci+1进位1、由设计的实验电路图连接
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 实验 报告
限制150内