第3章习题答案(共5页).doc
《第3章习题答案(共5页).doc》由会员分享,可在线阅读,更多相关《第3章习题答案(共5页).doc(5页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上习题3 1. Cache主存存储系统和主存辅存存储系统有何不同? 2. SRAM和DRAM的主要差别是什么? 3. 假设某存储器具有32位地址线和32位数据线,请问: (1)该存储器能存储多少个字节的信息? (2)如果存储器由1M8位SRAM芯片组成,需要多少片? 4. 某32位计算机系统采用半导体存储器,其地址码是32位,若使用4M8位的DRAM芯片组成64MB主存,并采用内存条的形式,问: (1)若每个内存条为4M32位,共需要多少内存条? (2)每个内存条内共有多少片DRAM芯片? (3)主存需要多少DRAM芯片? 5. 一个512K16的存储器,由64K1的2
2、164 DRAM芯片构成(芯片内是4个128128结构),问: (1)共需要多少个DRAM芯片? (2)若采用分散式刷新方式,单元刷新间隔不超过2ms,则刷新信号的周期是多少? (3)若采用集中式刷新方式,读写周期为0.1s,存储器刷新一遍最少用多少时间? 6. 某主存系统中,其地址空间0000H1FFFH为ROM区域,ROM芯片为8K8位,从地址6000H开始,用8K4位的SRAM芯片组成一个16K8位的RAM区域,假设RAM芯片有和信号控制端。CPU地址总线为A15A0,数据总线为D7D0,读/写控制信号为R/,访存允许信号为,要求: (1)写出地址译码方案; (2)画出主存与CPU的连接
3、图。 7. 设主存储器容量为64M字,字长为64位,模块数m=8,分别用顺序方式和交叉方式进行组织。主存储器的存储周期T=100ns,数据总线宽度为64位,总线传送周期=50ns。若按地址顺序连续读取16个字,问顺序存储器和交叉存储器的带宽各是多少? 8. 设某计算机访问一次主存储器的时间如下:传送地址需1个时钟周期,读/写需4个时钟周期,数据传送1个时钟周期,采用下述主存结构按地址顺序连续读取16个字的数据块,各需多少时钟周期? (1)单字宽主存,一次只能读/写1个字。 (2)4模块交叉存储器,每个存储器模块为单字宽。 9. CPU执行一段程序时,Cache完成存取的次数为2400次,主存完
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 习题 答案
限制150内