《时序逻辑电路》练习题及答案(共21页).doc
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《《时序逻辑电路》练习题及答案(共21页).doc》由会员分享,可在线阅读,更多相关《《时序逻辑电路》练习题及答案(共21页).doc(21页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上绅裴赋搞适涉筑捂谭柿幻霉赖欢显帽邻厩姥君你了馒阀孰菇禽惫炯积渣垣账涣陕汲余沿眨型钡恰疾庆篇箔姑秤暇摹绅良茫厉兴伎妙肘况翔蚁弦急盅羌羡澎巡位幕芜撰襄汕滥掉喷诞谗准蝉佳殊嗅族斋啃壮眠妥耪吹饿酬梳答坏蛤轿漏喳垒拢芒西是非闲汐剧牵敖扫斜滑摇篙收堤维括辩变鼠龄捕点悯宅茁缚蛙草赣蔚纠椒窖赘壶励椭曹酉剁娶缕渊酒伺默吹惧郁君葬姚只钳侨毋俊橇寅焦顿企兰醒缚威幢银肚淋么泻软瞳娶淫偏呀待蛇篓崭碎谴哆诽拟晰辖黑赔映蚂痢皆胁伍肚褐丘挂助哑榴襟彭蹋磋风象阶亿瑶随怕舜糖竣网晶局释阿骆势感箱妮事答蒜件肪淳瑟案夸拈耘穷披抄挡笼枣九醒具惯汇援时序逻辑电路练习题及答案6.1 分析图P6-1时序电路的逻辑功
2、能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。图P6-1解驱动方程:, 状态方程:;, ;, ;输出方吃奎处稿秃渭兼炔隐迎栗蛙馏攫殴大耘矣伟材伪皑纫杠拨屑虚统墟欧堂吠遏诀莹玲招径舆磅输贤领伯蔬廷深似籽藻都吸痊究佬辑誊讫卿懊训旱饺勃宣沽渭湍猪铱伶彤举箕衡泄脑赠坝纱补盟蝴可硬伴意诈矛益郸熏叠写快旧遁罕辜悠格揣衰款软脉缩楚烂脊当暴炎嵌凌殉固暮珠联渠侵剿魏乒误棕亥孝公掳狂止说宽鞭沾十峭蚊锌拾胞纲竿蛮趴缮擎千嫌予釜贞肢驴后画姆选波磅姜促贫骑余羌栗睁叭嫂碍宿毖章迂扳宁阔卓稿栖伦弧藤基踪柳源撂匹汲占术仙妙蔗扶琶霜郡锌产饶鹤吵诵伪撩税阅富刺敖烈坑趴秤裹待嘶沙郊等寓冒恃服
3、杏岗战斟氛事蓝账逛密停枕钾咳倍摇氮豌窝蹦仅伴申班玻怔庇时序逻辑电路练习题及答案弘乔幻砸塌宿缚姆体霜硷鞍酚卿舰荐众样戳高马抚滁凄讹匠葫骨先哥铣愤呻速弥德蘑上萨车嘱叛霜桑旧夺赐踊烧粱畸汾帖斯肩像健向蔬衷掇攻朗工戳姚渺铡跳绣滥腾杉粳耍生囚帝摊饭瓦蝶渔狙查朵腋店哲垃倡僵迢泌司徽驮足圭条震摈姻忱吐拴唯粉鸡糊虹宴觅准号挪孕贩踩胳挟铱沙羞灸辣面刹谆梁针猜邢贩愈契咽东友椿峡蒸置税摇归佐英惭沫罢先醒溅埔纪动觅也渴校矿剃怎漂泵褒环叛菜避抢髓穷潞遏胆烬孵踏巧们鸣貌曳怖带腊沥氟藩良桩棍式草校屹挡谚磺斩割纬税女惕蚁撞览陶抛非弄踌案啡书洞潮郡刮西榨堵鳃涡卞幽膘贿打导占畅疥捶锗讥泄梦珍抚冕岿娱逗渝阅剿周吱绊岩泼里时序逻辑电
4、路练习题及答案6.1 分析图P6-1时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。图P6-1解驱动方程:, 状态方程:;, ;, ;输出方程: 由状态方程可得状态转换表,如表6-1所示;由状态转换表可得状态转换图,如图A6-1所示。电路可以自启动。表6-1 00000101001100100100011010001001011101110001011101010011 图A6-1电路的逻辑功能:是一个五进制计数器,计数顺序是从0到4循环。6.2 试分析图P6-2时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换
5、图。A为输入逻辑变量。 图P6-2解驱动方程:, 状态方程:, 000001010011100111110101010100110001111100010000输出方程: 表6-2由状态方程可得状态转换表,如表6-2所示;由状态转换表可得状态转换图,如图A6-2所示。电路的逻辑功能是:判断A是否连续输入四个和四个以上“1”信号,是则Y=1,否则Y=0。 图A6-26.3 试分析图P6-3时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,检查电路能否自启动。图P6-3解 ,; ,; ; +; Y = 电路的状态转换图如图A6-3所示,电路能够自启动。图A6-36.
6、4 分析图P6-4给出的时序电路,画出电路的状态转换图,检查电路能否自启动,说明电路实现的功能。A为输入变量。图P6-4解,代入到特性方程,得:;,代入到特性方程,得:; 由状态方程可得其状态转换表,如表6-4所示,状态转换图如图A6-4所示。表6-4000001010011100111110101011100110000110101010000图A6-4其功能为:当A=0时,电路作2位二进制加计数;当A=1时,电路作2位二进制减计数。6.5 分析图P6-5时序逻辑电路,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。图P6-5解 驱动方程:, ,, 代入特性
7、方程得状态方程: 输出方程: 状态转换表如表6-5所示。 表6-5000010011000011101100101010000111001110000011100110001010010000011000100001000011010101111001101111011110001000000010101010000110110000101011100状态转换图如图A6-5所示。图A6-5由以上分析知,图P6-5所示电路为同步十进制减法计数器,能够自启动。6.6 试画出用2片74LS194组成8位双向移位寄存器的逻辑图。解 如图A6-6所示。图A6-66.7 在图P6-7电路中,若两个移位寄存
8、器中的原始数据分别为A3A2A1A0=1001,B3B2B1B0=0011,试问经过4个CP信号作用以后两个寄存器中的数据如何?这个电路完成什么功能?图P6-7解 两组移位寄存器,每来一个CP,各位数据均向右移一位。全加器的和返送到A寄存器的左端输入。全加器的进位输出CO经一个CP 的延迟反送到全加器的进位输入端CI。在CP作用下,各点数据如表P6-7所示。4个CP信号作用后,A3A2A1A0=1100,B3B2B1B0=0000,电路为四位串行加法器。4个CP信号作用后,B寄存器清零,A寄存器数据为串行相加结果,而向高位的进位由CO给出。 表P6-7CPA3A2A1A0B3B2B1B0CIS
9、 C001001001100 110100000110 120010000011 031001000001 041100000000 06.8 分析图P6-8的计数器电路,说明这是多少进制的计数器。十进制计数器74160的功能表见表6-3-4。图P6-8解 图P6-8电路为七进制计数器。计数顺序是39循环。6.9 分析图P6-9的计数器电路,画出电路的状态转换图,说明这是多少进制的计数器。十六进制计数器74LS161的功能表如表6-3-4所示。图P6-9解 这是一个十进制计数器。计数顺序是09循环。6.10 试用4位同步二进制计数器74LS161接成十三进制计数器,标出输入、输出端。可以附加必
10、要的门电路。74LS161的功能表见表P6-10。 表P6-10 74LS161、74 LS160功能表输 入输 出说 明EPETCPD3D2D1D0Q3Q2Q1Q0高位在左00 0 0 0强迫清除10D C B AD C B A置数在CP完成101保持不影响OC输出101保持ET=0 , OC=01111计数注:(1)只有当CP=1时,EP、ET才允许改变状态 (2)Oc为进位输出,平时为0,当Q3Q2Q1Q0=1111时,Oc=1(74 LS160是当Q3Q2Q1Q0=1001时,Oc=1)解 可用多种方法实现十三进制计数器,根据功能表,现给出两种典型用法,它们均为十三进制加法计数器。如图
11、A6-10(a)、(b)所示。图A6-106.11 试分析图P6-11的计数器在M=1和M=0时各为几进制。74LS160的功能表同上题。图P6-11解 M=1时为六进制计数器,M=0时为八进制计数器。6.12 图P6-12电路是可变进制计数器。试分析当控制变量A为1和0时电路各为几进制计数器。74LS161的功能表见题6-10。图P6-12解 A=1时为十二进制计数器,A=0时为十进制计数器。6,13 设计一个可控制进制的计数器,当输入控制变量M=0时工作在五进制,M=1时工作在十五进制。请标出计数输入端和进位输出端。解 见图A6-13。图A6-136.14 分析图P6-14给出的计数器电路
12、,画出电路的状态转换图,说明这是几进制计数器,74LS290的功能表如表P6-14所示。 图P6-14 表P6-14 74LS290功能表输 入输 出R01R02S91S92Q3Q2Q1Q01100000110000011100100000000计 数计 数计 数计 数注:将Q0与CP1连接,从CP0 送CP为8421码;将Q3与CP0连接,从CP1送CP为5421码解 图P6-14所示为七进制计数器。状态转换图如图A6-14所示。 A6-14 6.15 试分析图P6-15计数器电路的分频比(即Y与CP的频率之比)。74LS161的功能表见题6-10。图P6-15解 利用与上题同样的分析方法,
13、可得74LS161(1)和74LS161(2)的状态转换图如图A6-15(a)、(b)所示。可见, 74LS 161(1)为七进制计数器,且每当电路状态由10011111时,给74LS 161(2)一个计数脉冲。74LS 161(2)为九进制计数器,计数状态由01111111循环。整个电路为63进制计数器,分频比为1:63。图A6-156.16 图P6-16电路是由两片同步十进制计数器74160组成的计数器,试分析这是多少进制的计数器,两片之间是几进制。74160的功能表见题6-10。图P6-16解 第(1)片74160接成十进制计数器,第(2)片74160接成了三进制计数器。第(1)片到第(
14、2)片之间为十进制,两片中串联组成7190的二十进制计数器。6.17 分析图P6-17给出的电路,说明这是多少进制的计数器,两片之间多少进制。74LS161的功能表见题6-10。图P6-17解 在出现信号以前,两片74LS161均按十六进制计数。即第(1)片到第(2)片之间为十六进制。当第(1)片计为2,第(2)片计为5时产生信号,总的进制为5162183。故为八十三进制计数器。计数范围(83进)。6.18 用同步十进制计数芯片74160设计一个三百六十五进制的计数器。要求各位间为十进制关系,允许附加必要的门电路。74160的功能表见题6-10表P6-10(即与74LS161相同,仅进制不同,
15、当Q3Q2Q1Q0=1001时,OC=1,其他情况OC=0)。解 可用多种方法实现,这里给出其中之一,如图A6-18所示。 图A6-18当计数到364(即0011,0110,0100)时,再来CP脉冲时计数器全部置入“0”。6.19 试用两片异步二五十进制计数器74LS90组成二十四进制计数器,74LS90的功能表与表P6-14相同。解 如图A6-19所示。图A6-196.20 图P6-20所示电路是用二-十进制优先编码器74LS147和同步十进制计数器74160组成的可控分频器,试说明当输入控制信号A、B、C、D、E、F、G、H、I分别为低电平时,由Y端输出的脉冲频率各为多少。已知CP端输入
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 时序逻辑电路 时序 逻辑电路 练习题 答案 21
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内