基于DSP-的视频监控系统的硬件设计(共7页).doc
《基于DSP-的视频监控系统的硬件设计(共7页).doc》由会员分享,可在线阅读,更多相关《基于DSP-的视频监控系统的硬件设计(共7页).doc(7页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上课程报告(DSP技术发展与应用)题 目 基于DSP 的视频监控系统的硬件设计 学生姓名 张钦理 学 号 院 系 成人教育学院专 业 电子信息工程 二一年六月十八日摘 要:本文提出了一种基于DSP 的视频监控解决方案,通过硬件实现对CCD 图像传感器输出的模拟视频信号的采集、图像处理,完成后可直接在LCD 显示屏或CRT 显示器上显示。本文分别从电源模块、存储模块、图像处理模块和接口模块这四方面对系统进行了描述,并详细介绍了存储模块的读写时序。关键词:数字信号处理器;视频监控;CCD 图像传感器;硬件电路设计AbstractThis paper introduces t
2、he hardware design of video surveillance system based on DSP. The tasks of collecting and processing analog video signal which is from CCD image sensor are executed by hardware. Then, the processed signals are directly displayed on the LCD or CRT screen. This paper explains the system hardware desig
3、n, including power module, memory module, image processing module and interface module. The timing sequence of reading and writing of memory are also given.Keywords: DSP; Video Surveillance; CCD Image Sensor; Hardware Design1引言目前视频监控应用越来越广,在社会治安、工业控制、交通系统等领域起了很大的作用。视频监控系统的发展大致经历了三个阶段:首先是基于模拟信号的电视监控系
4、统,其功能单一、易受干扰且不易扩展。随后出现基于PC 机的图像监控系统,该系统的终端功能较强,但价格比较昂贵,稳定性不好。近年来,随着嵌入式技术的发展、成熟,嵌入式视频采集处理系统具有可靠性高、速度快、成本低、体积小、功耗低、环境适应性强等优点。本文就是基于嵌入式系统的上述优点,提出了一种基于DSP 的视频监控系统解决方案。该系统具有很强的稳定性和实时性,可广泛用于安防监控、工业监控和交通监控等领域。2系统硬件设计及工作原理2.1 系统整体硬件结构整个系统由电源模块、存储模块、图像处理模块和接口模块组成。图像处理模块接收CCD 图像传感器传出来的模拟视频信号,并把模拟视频信号进行模数转换,转换
5、成数字信号,由DSP 对数字信号进行处理后,转化成标准的YUV 4:2:2 格式的数字视频信号,再将获得的数字视频信号送到FPGA 模块,由FPGA 对YUV 数字信号进行处理,使之产生标准的SVGA 格式,帧频为60HZ 的行、场同步信号。系统整体框图如图2.1 所示:2.2 电源模块电源模块将外部输入的 12V 的直流电源转换成各模块所需的工作电压。下面主要介绍为CCD 图像传感器、DSP 和FPGA 提供所需的电压。系统中各模块所需的工作电压为:CCD所需的电压为15V 和-7V,DSP 所需的3.3V 和5V,FPGA 所需的电压为1.2V、2.5V 和3.3V。在本设计中采用MOTO
6、ROLA 公司的DC-DC 电源转换芯片MC34063A 将12V 直流电压转换成5V 直流电压,选用Texas Instruments 公司的电源转换芯片TPS75003 将5V 直压电源转换成1.2V、2.5V 和3.3V 直流电压。CCD 的工作电压由NE555 和78L15 产生。2.3 存储模块本设计采用了由SONY公司推荐的AK6420AF3 EEPROM存储芯片,该芯片是由ASAHIKASEI公司生产的一款低功耗、高效的EEPROM,它采用了先进的CMOS处理技术,内部具有2Kbits存储单元,最高工作主频为1MHz,工作电压范围1.85.5v。为了便于与外部电路连接,我们采用3
7、.3v供电。除此之外,它还可以和处理器的串行通信接口直接相连。该芯片存储DSP正常工作时的寄存器值。下面介绍存储器的读写时序:2.3.1 存储器写操作系统上电复位后,AK6420AF 开始读DI 脚的数据,先读地址,再读数据。每当SK 信号的上升沿到来时,AK6420AF 自动读取数据,然后再将数据写入寄存器中。当读完最后一个数据后,AK6420AF 进入自动写终止时期。在这段时间内,RESET 信号必须保持低电平,否则,AK6420AF 将停止内部写指令,刚写入寄存器中的数据将会产生错误。当执行新的写指令时,必须在写终止时期结束后,并且把CS 信号设置成高电平。如果RESET 信号一直保持高
8、电平,将不执行写操作。具体时序图如2.2 所示:2.3.2 存储器读操作AK6420AF 只有在DO 脚有连续数据输出时,才执行读指令。当SK 的第17 个下降沿到来时,DO 脚变为高阻态,指令中指定的地址单元中的数据按D15D0 的顺序依次移位输出。输出完毕后,AK6420AF 在时钟信号的控制下继续读取下一个地址单元中的数据。当地址增加到7FH 时,地址计数器自动的将地址锁定在00H,进行下一次读操作。读操作时序图如图2.3 所示:2.4 图像处理模块2.4.1 图像采集模块本设计中,图像采集模块主要完成把CCD 传感器输出的模拟视频信号转换成离散的模拟视频信号,并对模拟信号进行进行相关双
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 DSP 视频 监控 系统 硬件 设计
限制150内