计算机组成原理知识点总结.docx
《计算机组成原理知识点总结.docx》由会员分享,可在线阅读,更多相关《计算机组成原理知识点总结.docx(6页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精品名师归纳总结一、和周期、时间有关的概念1、总线周期完成一次总线操作的时间分四个阶段(1) 申请安排阶段: 由需要使用总线额的主模块提出申请,经总线仲裁机构打算下一传输周期的总线使用权授予某一申请者。(2) 寻址阶段: 取得了使用权的主模块通过总线发出本次要拜访的从模块的的址及有关命令,启动参加本次传输的从模块。(3) 传数阶段:主模块和从模块进行数据交换,数据由源模块发出,经数据总线流入目的模块。(4) 终止阶段:主模块的有关信息均从系统总线上撤除,让出总线使用权。2、存取周期 连续进行两次独立的储备器操作所需的最小时间间隔。3、时钟周期 震荡周期,时钟频率的倒数,是运算机最基本的、最小的
2、时间单位,在一个时钟周期内,CPU仅完成一个最基本的动作,即微指令。4、指令周期CPU每取出并执行一条指令所需的全部时间成为指令周期,及完成一条指令的时间5、存取时间 储备器操作到完成该操作所需的全部时间。6、Cache 平均拜访时间7、平均寻址时间寻道时间 +等待时间二、各判优规律1、总线判优规律三种方法(1) 链式查询(2) 计数器定时查询(3) 独立恳求方式2、IO 设备中断源的判优 硬件方法、软件方法3、 屏蔽技术转变优先级 优先级包含响应优先级和处理优先级, 响应优先级是指 CPU响应各中断源恳求的优先次序,这种次序往往是硬件线路已经设置好的,不便于改动。处理优先级是指 CPU实际对
3、各中断源恳求的处理优先次序。假如不采纳屏蔽技术,就响应的优先次序就是处理的优先次序。4、 MM中多体模块储备器用“存控”对其他设备判优“存控”内有排队器三、各章名词的缩写1、CPU( centralprocessingunit )中心处理器PC(programcounter )程序计数器IR (instruction register)指令寄存器CU(controlunit )掌握单元ALU( arithmetic logic unit)算数规律单元ACC( accumulator )累加器 MQ(mutiplier_quotient register)乘商寄存器MAR( memmory ad
4、dressregister)储备的址寄存器 MDR( memorydata register)储备器数据缓存寄存器 MIPS( million instruction per second)每秒执行百万条指令数CPI( cycle per instruction)执行一条指令所需要的时钟周期()机器主频的倒数FLOPS( floating point operation per second)浮点运算次数每秒,衡量运算速度 3、KB B b1GB=1024MB1MB =1024KB可编辑资料 - - - 欢迎下载精品名师归纳总结1KB=1024Bytes 字节1 Byte=8bits (位)P
5、CI peripheral component interconnect外围部件互连BS总线忙 BG 总线同意信号BR 总线恳求4、MM ( main memory)主存RAMramdom access memory随机存取储备器ROMread only memory只读储备器Cache 高速缓冲储备器h h=Nc/Nc+Nm Nc 为拜访 cache 的次数, Nm为拜访主存的次数e 设 tc 为命中时的 cache 拜访时间, tm 为未命中的主存拜访时间,1-h 表示未命中率, cache- 主存系统的平均拜访时间ta 为 ta=htc+1-htme 表示拜访效率: e=tc/ta *
6、100%=tc/ htc+1-htm * 100%C 缓存的的址分为两段:高c 位表示缓存的块号,低b 位表示块内的址, 2c = C表示缓存块数,且 C远小于 M。M 主存的的址分为两段:高m位表示主存的块的址,低b 位表示块内的址,就 2m = M 表示主存的块数5、DMA 直接储备器存取INTR中断恳求触发器MASK 屏蔽触发器INTP 设备中断恳求触发器EINT 答应中断触发器AR主存的址寄存器 WC字计数器BR数据缓冲寄存器DREQ 向 DMA接口提出申请HRQ发出总线使用权的恳求信号HLDA CPU发出的响应信号DACK通知设备已被授予一个DMA 周期四、功能与组成1、Cache
7、的组成主要由三大部分组成:Cache 储备体:存放由主存调入的指令与数据块。的址转换部件:建立目录表以实现主存的址到缓存的址的转换。替换部件:在缓存已满时按肯定策略进行数据块替换,并修改的址转换部件。2、半导体储备芯片组成译码驱动 +储备矩阵 +读/ 写电路 +的址线、片选线、数据线、读/ 写掌握线3、系统总线的组成数据总线 +的址总线 +掌握总线4、接口的功能与组成(1) 数据线 传送数据的功能(2) 设备挑选线选址功能(3) 命令线 传送命令功能(4) 状态线 反映 I/O 设备工作状态的功能可编辑资料 - - - 欢迎下载精品名师归纳总结5、DMA接口的功能与组成接口功能:(1) 向 C
8、PU申请 DMA传送(2) 在 CPU答应 DMA工作时, 处理总线掌握权的转变, 防止因进入 DMA工作而影响 CPU正常活动或引起总线竞争。(3) 在 DMA期间治理系统总线,掌握数据传送。(4) 确定数据传送的起始的址和数据长度,修正数据传送过程中的数据的址和数据长度。(5) 在数据块传送终止时,给出DMA操作完成的信号。接口的基本组成:(1) 主存的址寄存器(AR)(2) 字计数器( WC)(3) 数据缓冲寄存器(BR)(4) DMA掌握规律(5) 中断机构(6) 设备的址寄存器(DAR)6、IO 系统的组成IO 接口IO 治理部件及有关软件7、CPU的功能与组胜利能:(1) 取指令(
9、2) 分析指令(3) 执行指令组成:寄存器、 ALU、CU、中断系统五、指令格式1、指令操作码 +的址码2、IO 指令操作码 +命令码 +设备码六、性能指标1、CPU硬件的性能指标(1) 主频、外频和倍频主频 CPU Clock Speed也叫做时钟频率,表示在CPU 内数字脉冲信号震荡的速度。主频越高, CPU在一个时钟周期里所能完成的指令数也就越多,CPU的运算速度也就越快。(2) 制造工艺早期的 CPU大多采纳 0 5pm的制作工艺,后来随着CPU频率的提高, 0 25pm制造工艺被普遍采纳。在 1999 年底, Intel公司推出了采纳 018um制作工艺的 Pentium 处理器,
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机组成原理知识点总结 计算机 组成 原理 知识点 总结
限制150内