多功能数字钟课程设计说明.doc
《多功能数字钟课程设计说明.doc》由会员分享,可在线阅读,更多相关《多功能数字钟课程设计说明.doc(30页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、【精品文档】如有侵权,请联系网站删除,仅供学习与交流多功能数字钟课程设计说明.精品文档.成绩 课 程 设 计 说 明 书题 目: 多功能数字钟 专 业: 电气工程与自动化年 级: 2010级学 生: 学 号: 指导教师: 完成日期: 2013 年 07 月 02 日数字时钟摘要:数字钟是一种用数字电路技术实现时、分、秒计时的装置,主要由主体电路与扩展电路组成,采用集成块控制设计,使集成块控制数码管显示时、分、秒,当秒计数计满60时就向分进位,分计数器计满60后向时计数器进位,小时计数器按12翻0规律计数。时、分、秒的计数结果经过数据处理可直接送显示器显示。当计时发生误差的时候可以用校时电路进行
2、校正。数字电子时钟优先编码电路、译码电路将输入的信号在显示器上输出;用控制电路和调节开关对LED显示的时间进行调节,以上两部分组成主体电路。通过译码电路将秒脉冲产生的信号在报警电路上实现整点报时功能等,构成扩展电路。经过布线、焊接、调试等工作后数字电子时钟成形。与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。关键词:数字钟,振荡电路,报警电路Abstract:Digital clock is a digital circuit technology, minute, se
3、cond timing device,then main extended from the main circuit and the expansion of the circuit,using integrated control design,Manifold control digital display hours, minutes, seconds,when seconds count was 60to carry on, Minute counter plan for 60 after to counter, Hour counter by over 12翻0 rule coun
4、t。When, minutes and seconds, counting results after data processing can be directly displayed。Digital electronic clock priority coding circuit, a decoding circuit converts an input signal in the display output;With the control circuit and switch on the LED display time adjustment,Above the main circ
5、uit composed of two parts.As compared with the mechanical clock has a higher accuracy and intuitive,So it has been widely used.From the principle of digital clock is a kind of typical digital circuit,Including the assembly logic circuit and the sequential circuits.Keywords: Digital clock,Oscillation
6、 circuit,Alarm circuit 目录1 前言11.1 设计背景11.2 设计概述11.2.1设计目标11.2.2工作原理11.2.3实施计划21.2.4必备条件22 总体方案设计32.1 方案比较32.1.1 方案一32.1.2方案二42.2 方案论证42.3 方案选择53 单元模块设计63.1主体电路部分63.1.1振荡电路63.1.2分频电路83.1.3计数电路93.1.4译码与显示电路113.1.5校时电路133.2扩展功功能电路的设计143.2.1定时控制电路(闹钟电路)143.3.2仿广播电台正点报时电路163.4 特殊器件介绍173.4.1 555时钟芯片173.4.
7、2 单时钟加/减计数器74LS191183.4.3 D触发器74LS74193.4.4 BCD码7段译码器4511193.4.5与非门74LS03、74LS20203.4.6十进制计数器 74LS90213.4.7异步计数器74LS92213.7 各单元模块的联接224 软件简介235 系统调试245.1 仿真电路总图245.2系统仿真参数设置245.3 功能调试255.3.1显示电路255.3.1.1调试目的255.3.1.2调试电路255.3.1.3 调试结果255.3.2闹钟电路265.3.2.1调试目的265.3.2.3 调试结果265.3.3 仿电台整点报时电路265.3.3.1 调
8、试目的265.3.3.2 调试电路265.4 调试结果分析275.4.1 调试电路已实现的功能275.4.2 调试中遇到的问题和此电路的不足276 系统功能指标参数286.1 系统实现的功能286.2 系统指标参数测试287 结论298 设计总结308.1 设计的收获体会308.2 对设计的进一步完善提出意见或建议309 致谢3110 参考文献32附录1:系统的电路原理图33附录2:系统的仿真总图341 前言1.1 设计背景20世纪末,电子技术获得了飞速发展,在其推动下,现代电子产品几乎渗透了社会的各个领域,有力的推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品性能进一步提高
9、,产品更新换代的节奏也越来越快。时间对人们来说总是那么宝贵,工作的忙碌性和繁杂性容易使人忘记时间,忘记了要做的事情,但是,一旦重要的事情,一时的耽误可能酿成大祸。1.2 设计概述数字电子钟是采用数字电路对时、分、秒数字显示的计时装置,广泛用于个人家庭、车站、码头、办公室等公共场所,给人们的生活、学习、工作、娱乐带来了极大的方便,成为人们日常生活中不可缺少的必需品。它扩展了钟表原有的的报时功能,诸如定时自动报警、按时自动打铃、时间程序自动控制、定时开关电路,甚至各种定时自启动的装置等这些都是一钟表数字化为基础的。由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度远远超过老式钟表,
10、钟表的数字化给人们的生产生活带来了极大的方便,而且大大的扩展了钟表原来的报时功能,因此研究数字钟及扩大其应用,有着日常现实的意义。1.2.1设计目标基本功能:准确计时。以数字形式显示时、分、秒的时间和校时功能。扩展功能:仿照广播电台具有正点报时功能。具有闹钟设置功能。1.2.2工作原理本设计主要运用集成电路来实现多功能的数字钟的设计。其中的主要的电路包括:整点报时电路,校时显示电路,信号源,时基电路,闹钟提示电路组成。对数字计时器采用层次化的方法进行设计,其中构成整个设计的子模块既可以用原理图输入实现。1.2.3实施计划首先就是要理清实现设计的框图,在总体框图的指导下,作出具体的电路图,由要设
11、计实现的功能,计算出各个电路元件的值,并逐一对各个元件进行选择。最后用仿真软件对设计进行仿真操作,调试软件,并对照出的设计有误的地方进行必要的修正,确保设计的正确。1.2.4必备条件要实现该电路的设计,首要的就是要制定出设计的实现框图,并在老师的指导和参照资料的条件下作出具体电路图,选定实现实现该设计的各种元器件。另外,还应由必要的软件帮助设计的完成。2 总体方案设计对同一种目的的实现,可以用不同的方案,下面就着重介绍以下两种方案对同一目的的实现方法。并比较两种方案的优劣。2.1 方案比较2.1.1 方案一系统框图如图2.1.1所示。振荡电路LED显示电路正点报时电路分频电路计时电路闹钟电路校
12、时电路图2.1.1 方案一的系统框图工作原理简述:数字计时器有时分秒,时分秒各有高低两位,其中时位为一个模24的计数器,分位和秒位为模60的计数器。秒位每秒加一,分位每六十秒加一,时位每六十分加一,于是低位的进位信号可以用来驱动高位计数,这就是数字计时器的原理。至于清零,保持,校分,校时电路则只需要通过简单的组合逻辑电路来用一个开关控制使能端或进位信号或它们的相关组合即可。整点报时即当计时在某种状态下以一定的频率驱动蜂鸣器即可。最后就是动态显示部分,动态显示利用的是人眼的视觉暂留效应,在闪烁频率大于48HZ时人眼便感觉不到闪烁。利用这个原理可以使几个数码管在译码器的作用下以比较高的频率轮流进行
13、工作,人眼看不到闪烁,看起来这些数码管是同时工作的,这样就可以达到动态显示。2.1.2方案二系统框图如图2.1.2所示。显示器按键单片机控制部分图2.1.2 方案二的系统框图工作原理简述:单片机控制系统采用 AT89S52 单片机。AT89S52 是一种低功耗、高性能 CMOS8 位微控制器,具有 8K 在系统可编程 Flash 存储器。使用 Atmel 公司高密度非易失性存储器技术制造,与工业 80C51 产品指令和引脚完全兼容。片上 Flash 允许程序存储器在系统可编程,亦适于常规编程器;数字时钟显示器额选择电路,采用 5 只 7 段共阴极数码管,分别显示小时、及分钟(如方案一 23-3
14、0),P0 口连接数码管的段选端(a、b、c、d、e、f、g),P2 口(0-4 端)控制数码管位选端(cs1-cs5)。按键的选择:采用 6 只轻触按键完成各项功能的设置2.2 方案论证 方案可行性分析:上面介绍的两种方案所用的原理不一样,第一种是采用模拟电路和数字电路设计的。而第二种是基于单片机设计。较之前一种结构流程图比较简单,所用的元器件比较少,比较节约成本。完全就可以通过编写程序来控制电路的显示。而且较之第一种还比较的简单明了,一目了然。电路容易控制,而且容易控制电路的误差。所以方案二比较智能一些,但是方案二采用的是单片机控制系统,这对编写程序的人来说,技术要求比较高,要求对单片机有
15、很高的操作水平,对c语言有一定的了解。方案一完全的采用的是TTL芯片,原理和技术要求很低,而且不容易出错,虽然成本略高但是最大误差不达到百分之一,对于即将进入单片机的学习有个很好的基础。所以采用方案一作为本次的设计方案。2.3 方案选择比较方案一和方案二可以看出,方案一比方案二更加可靠,而且使用到的元器件也都是我们所常用到的一些元件比如:74LS00,74LS48、CD4511、74LS191、74LS90以及开关、电容、电阻、门电路等一些我们所学过,用过的基本器件;由于我们队单片机还没怎么掌握,所以综合各个方面的因数,我选择了方案一做为本次课题的主要研究对象,本文也将注重介绍方案一的设计方法
16、。3 单元模块设计本节主要介绍系统各单元模块的具体功能、电路结构、工作原理、以及各个单元模块之间的联接关系;同时本节也会对相关电路中的参数计算、元器件选择、以及核心器件进行必要说明。3.1主体电路部分主体电路部分的电路主要由振荡电路、计数电路、显示电路以及校时电路四大部分组成。下面将对各部分电路进行设计。3.1.1振荡电路 数字钟的精度,主要取决于时间标准信号的频 率及其稳定度。因此,一般采用石英晶体振荡器经过分频后获得时间标准信号。也可采用由 门电路或 555 定时器构成的多谐振荡器作为时间标准信号源。本设计运用 555 定时器构成多谢振荡器作为标准信号源。(1)振荡器作用数字电路中的时钟是
17、由振荡器产生的,振荡器是数字钟的核心。振荡器的稳定度及频率的精度决定了数字钟计时的准确程度,一般来说,振荡器的频率越高,计时精度越高。它利用某种反馈方式产生时钟信号。对数字电路来说,振荡器的输出的幅度范围为0v5v的方波信号而不是锯齿波、三角波或其他形式。(2)振荡器的组成 该模块电路由555定时器、电阻、电容、直流5V和若干导线。(3)振荡器的工作原理 由555定时器组成的多谐振荡器,其中R1、R2和电容C为外接元件。其工作波如图3.1.1所示。 图3.1.1.1设电容的初始电压,t时接通电源,由于电容电压不能突变,所以高、低触发端,比较器1输出为高电平,输出为低电平,即,(1表示高电位,0
18、表示低电位),触发器置,定时器输出此时,定时器内部放电三极管截止,电源经,向电容充电,逐渐升高。当上升到时,输出由翻转为,这时,触发顺保持状态不变。所以0t期间,定时器输出为高电平。时刻,上升到,比较器的输出由变为,这时,触发器复,定时器输出。期间,放电三极管导通,电容通过放电。按指数规律下降,当时比较器输出由变为,触发器的,的状态不变,的状态仍为低电平。时刻,下降到,比较器输出由1变为0,R-S触发器的1,0,触发器处于1,定时器输出。此时电源再次向电容C放电,重复上述过程。通过上述分析可知,电容充电时,定时器输出,电容放电时,0,电容不断地进行充、放电,输出端便获得矩形波。多谐振荡器无外部
19、信号输入,却能输出矩形波,其实质是将直流形式的电能变为矩形波形式的电能。(4)振荡器的具体电路 图 3.1.1.23.1.2分频电路 分频器的功能主要有两个:一是产生标准秒脉冲信号;二是提供功能扩展电路所需要的信号,如电台报时用的1HZ的高音频信号和500HZ的低音频信号等。选用3片中规模集成电路计数器74LS90可以完成上述功能。因每片为1/10分频,3片级联则可获得所需要的频率信号,即第一片的Q(0)输出端为500HZ,第二片的Q(3)输出为10HZ,第三片的Q3输出为1HZ。具体电路如图: 图 3.1.23.1.3计数电路计数器是一种计算输入脉冲的时序逻辑网络,被计数的输入信号就是时序网
20、络的时钟脉冲,它不仅可以计数而且还可以用来完成其他特定的逻辑功能,如测量、定时控制、数字运算等等。数字钟的计数电路是用两个六十进制计数电路和“12翻1”计数电路实现的。数字钟的计数电路的设计可以用反馈清零法。当计数器正常计数时,反馈门不起作用,只有当进位脉冲到来时,反馈信号将计数电路清零,实现相应模的循环计数。以六十进制为例,当计数器从00,01,02,59计数时,反馈门不起作用,只有当第60个秒脉冲到来时,反馈信号随即将计数电路清零,实现模为60的循环计数。下面将分别介绍60进制计数器和“12翻1”小时计数器。 (一)60进制计数器电路如图3.1.3.1所示图3.1.3.1电路中,74LS9
21、2作为十位计数器,在电路中采用六进制计数;74LS90作为个位计数器在电路中采用十进制计数。当74LS90的14脚接振荡电路的输出脉冲1Hz时74LS90开始工作,它计时到10时向十位计数器74LS92进位。(二) “12翻1”小时计数器电路 (1) 电路如图3.1.3.2 所 示 图 3.1.3.2 “12翻1”小时 计数器是按照“01020304050607080910111201”规律计数的,计数器的计数状态转换表如表3.1.3所示。表3.1.3“12翻1”小时计时时序十位 个位十位 个位CKQ10Q03 Q02 Q01 Q00CKQ10Q03 Q02 Q01 Q000123456700
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 多功能 数字 课程设计 说明
限制150内