EDA实验指导书.doc





《EDA实验指导书.doc》由会员分享,可在线阅读,更多相关《EDA实验指导书.doc(10页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、【精品文档】如有侵权,请联系网站删除,仅供学习与交流EDA实验指导书.精品文档.实验一 MAX+PLUSII软件的使用实验目的 掌握MAX+PLUSII软件的使用。实验内容 学习MAX+PLUSII软件的设计操作步骤。实验原理 MAX+PLUSII软件介绍。MAX+PLUSII软件功能简介:1 原理图输入(Graphic Editor) MAX+PLUSII软件具有图形输入能力,用户可以方便的使用图形编辑器输入电路图,图中的元器件可以调用元件库中元器件,除调用库中的元件以外,还可以调用该软件中的符号功能形成的功能块。 2 硬件描述语言输入(Text Editor)MAX+PLUSII软件中有一
2、个集成的文本编辑器,该编辑器支持VHDL,AHDL和Verilog硬件描述语言的输入,同时还有一个语言模板使输入程序语言更加方便,该软件可以对这些程序语言进行编译并形成可以下载配置数据。3 波形编辑器(waveform Editor) 在进行逻辑电路的行为仿真时,需要在所设计电路的输入端加入一定的波形,波形编辑器可以生成和编辑仿真用的波形(*.SCF文件),使用该编辑器的工具条可以容易方便的生成波形和编辑波形。4 编译与仿真 当设计文件被编译好,并在波形编辑器中将输入波形编辑完毕后,就可以进行行为仿真了,通过仿真可以检验设计的逻辑关系是否准确。5 器件编程 当设计全部完成后,就可以将形成的目标
3、文件下载到芯片中,实际验证设计的准确性。实验步骤设计过程如下:1) 输入项目文件名(File/Project/Name)2) 输入源文件(图形、VHDL、AHDL、Verlog和波形输入方式)(Max+plus/graphic Editor, Max+plus/Text Editor, Max+plus/Waveform Editor)3) 指定CPLD型号(Assign/Device)4) 设置管脚、下载方式和逻辑综合的方式(Assign/Global Project Device Option,Assign/Global Logic Synthesis)5) 保存并检查源文件(File/p
4、roject/Save & Check)6) 指定管脚(Max+plus/Floorplan Editor)7) 保存和编译源文件(File/project/Save & Compile)8) 生成波形文件(Max+plus/Waveform Editor)9) 仿真(Max+plus/Simulator)10) 下载配置(Max+plus/Programmer)实验报告要求 不做要求。实验二 简单组合逻辑电路设计实验目的 1 通过本实验提供的实例,掌握组合逻辑电路的设计方法。2 初步了解PLD设计的全过程和相关软件的使用。实验内容1 设计一个3-8线译码器。2 设计一个8-3线优先编码器。3
5、 设计一个8位数值比较器。4 设计一个优先权排队电路。实验原理1、3-8线译码器,8-3线优先编码器,8位数值比较器在数字电路教材中有详细的论述此处略。2、优先权排队电路,排队顺序为:A=1 最高优先级,B=1 次高优先级,C=1 最低优先级输出端最高只能有一端为“1”,即只能是优先级较高的输入端所对应的输出端为“1”,即该输出端所对应的灯亮。实验步骤注:本章的实验内容均以ALTERA公司的EPF10K10适配板为基础编写。(一)3-8线译码器:启动Max plus软件,打开工程Test1/3-8decoder文件,下载3-8decoder.sof程序;(先插上下载线,再打开交流开关,然后打开
6、直流开关APW1,最后打开通用下载模块的电源开关XPW1,点击软件中的下载编程或者配置按钮即可开始下载所需要的程序。后面所有的下载操作步骤均一样将不在重复介绍)。将拨码开关AS1(2)(3)设置“ON” (当不使用数码管时AS1(1)设置“ON”)。实验现象:拨位开关KD1KD3分别代表图中的C、B、A;发光二极管LED1LED8分别代表图中的LED1LED8。当C、B、A依次从000111拨动时,发光二极管LED1LED8依次从左至右被选亮。(二)8-3线优先编码器:启动Max plus软件,打开工程Test1/encode文件,下载encode.sof程序;将拨码开关AS1(2)(3)(4
7、)设置“ON”;按照下表1所示的真值表完成该实验。实验现象:拨位开关KD1KD8,KD16分别代表程序中的D0D7,EIN;发光二极管L ED1LED5分别代表程序中的A2N,A1N,A0N,GSN, EON。真值表输出数据中的1代码所对应的发光二极管将会被点亮。 8-3线优先编码器真值表 输 入输 出EIND0D1D2D3D4D5D6D7A2NA1NA0NGSNEON1XXXXXXXX11111011111111111100XXXXXXX0000010XXXXXX01001010XXXXX011010010XXXX0111011010XXX01111100010XX011111101010X
8、011111111001001111111111011高电平;0低电平;X任意,输入低电平有效。(三)8位数值比较器:启动Max plus软件,打开工程Test1/bijiaoqi文件,下载bijiaoqi.sof程序。将拨码开关AS1(2)(3)(4)设置“ON”。实验现象:拨位开关KD1KD16分别代表图中的A7A0(从高到低),B7B0(从高到低);发光二极管LED1LED3分别代表图中的LAMP1LAMP3。当A7.0B7.0时,LED3被点亮;当A7.0=B7.0时,LED2被点亮;当A7.0B7.0时,LED1被点亮。(四)优先权排队电路:启动Max plus软件,打开工程Test
9、1/gate2文件,下载gate2.sof程序。拨码开关AS1(2)(3)设置“ON”。实验现象:拨位开关KD1KD3分别代表图中的A,B,C;发光二极管LED1LED3分别代表图中的LAMP1LAMP3,在该实验中A的优先级最高。当KD1=1时,发光二极管LED1被点亮;当KD1=0,KD2=1时,发光二极管LED2被点亮;当KD1=0,KD2=0,KD3=1时,发光二极管LED3被点亮。实验报告要求用VHDL语言编程完成以上3-8译码器,8-3线优先编码器,8位数值比较器的设计。比较图形输入法与语言输入法的优劣。实验三 简单时序电路设计实验目的 1、掌握基本RS触发器、D触发器、JK触发器
10、的逻辑功能。2、掌握时序电路的设计方法。3、熟悉触发器之间相互转换的方法。实验内容1 通过模拟和仿真分析和验证三种触发器的逻辑功能及触发方式。2 设计基本RS触发器、D触发器、JK触发器。3 扩展任务:设计其它触发器如T触发器,并研究其相互转化的方法。实验原理 1、RS基本触发器:(见相关数字电路教材,此处略)2、D触发器:正沿触发的D触发器的电路符号如下图所示。它是一个正边沿触发的D触发器,有一个数据输入端d,一个时钟输入端clk和一个数据输出端q。D触发器的真值表如下表所示。从表中可以看到,D锁存器的输出端只有在正沿脉冲过后,输入端d的数据才可以传递到输出端q。D锁存器真值表数据输入端时钟
11、输入端数据输出端DCLKQX0不变X1不变00113、JK触发器:带有复位/置位功能的JK触发器电路符号如下图所示。JK触发器的输入端有置位输入prn,复位输入clrn,控制输入j和k,时钟信号clk;输出端q和反向输出端NQ。JK触发器的真值表如下表所示。 JK触发器真值表输 入 端输 出 端PRNCLRNCLKJKQNQ01XXX1010XXX0100XXXXX1101011111翻转1100q0!q0111010实验步骤(一)RS基本触发器:启动Max plus软件,打开工程Test3/RS文件,下载rs.sof程序;将拨码开关AS1(2)(3)设置“ON”;实验现象:拨位开关KD1KD
12、2分别代表图中的R、S输入端;发光二极管LED1LED2分别代表图中的Q、NQ输出端。当拨位开关按照R、S触发器真值表的输入值拨动时,发光二极管则按照真值表的输出值显示(1亮;0灭)。(二)D触发器:启动Max plus软件,打开工程Test3/DFF文件,下载dff.sof程序;将拨码开关AS1(2)(3)设置“ON”;实验现象:拨位开关KD1代表图中的D输入端;发光二极管LED1LED2分别代表图中的Q、NQ输出端;输入时钟clk接1Hz档(TJ1处)。当拨位开关(KD1)按照D触发器真值表的输入值拨动时,发光二极管则按照真值表的输出值显示(1亮;0灭)。(三)JK触发器:启动Max pl
13、us软件,打开工程Test3/JKFF文件,下载jkff.sof程序;将拨码开关AS1(2)(3)设置“ON”;实验现象:拨位开关KD1KD3分别代表图中的PRN置位端和J、K输入端;轻触开关K17代表图中的CLRN清零端;发光二极管LED1LED2分别代表图中的Q、NQ输出端;输入时钟clk接1Hz档(TJ1处)。当拨位开关(J、K和PRN)、轻触开关(K17)按照JK触发器真值表的输入值拨动时,发光二极管则按照真值表的输出值显示(1亮;0灭)。实验报告要求用VHDL语言编程完成D触发器和JK触发器的设计。实验四 LED显示译码电路的设计实验目的1、实现十六进制计数显示。2、实现常见英语字母
14、显示。实验内容1. 编写一个简单的0F轮换显示的十六进制计数电路。2. 编写一个显示英文字母A、B、C、D、E、F、H、P、L的轮换显示电路。3. 通过仿真或观察波形验证设计电路的正确性。实验原理用数码管除了可以显示09的阿拉伯数字外,还可以显示一些英语字母。数码管由7段显示输出,利用7个位的组合输出,就可以形成26个英语字母的对应显示。表2显示常见的字母与7段显示关系。 段字母abcdefgA1110111B0011111C1001110D0111101E1001111F1000111H0110111P1100111L0001110 表2 常见的字母与7段显示关系实验步骤(一)0F计数显示电
15、路:1、启动Max plus软件,打开工程Test4/display1文件,下载display1.sof程序;2、将拨码开关AS1全部设置为“OFF”;实验现象:将计数频率设置为1Hz(TJ1处,数码管显示的数值每隔一秒变化一次),数码管SM5SM8同时循环显示0F。当改变计数频率时,先按一下复位键(K17)然后再显示。 (二)英语字母显示电路:1、启动Max plus软件,打开工程Test4/display2文件,下载display2.sof程序;2、将拨码开关AS1(1)设置为“ON”;实验现象:将计数频率设置为1Hz(TJ1处,数码管显示的数值每隔一秒变化一次),扫描频率设置为32.76
16、8KHz(TJ5处);数码管SM5SM8同时循环显示A、B、C、D、E、F、H、L、O。实验报告 要求用VHDL语言编程完成十六进制数LED显示译码器的设计。实验五 数字钟设计实验目的1 掌握多位计数器相连的设计方法。2 掌握十进制、六十进制、二十四进制计数器的设计方法。3 掌握喇叭的驱动方法。4 LED 灯的花样显示。5 掌握CPLD的层次化设计方法。实验内容1、具有时、分、秒计数显示功能,以24小时循环计时。2、具有清零,调节小时、分钟的功能。3、具有整点报时功能,整点报时的同时LED灯花样显示。实验原理在同一块FPGA芯片EPF10K1084-4上集成了如下电路模块:1 时钟计数:秒60
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EDA 实验 指导书

限制150内