《计算机组成原理》实验.doc
《《计算机组成原理》实验.doc》由会员分享,可在线阅读,更多相关《《计算机组成原理》实验.doc(20页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、【精品文档】如有侵权,请联系网站删除,仅供学习与交流计算机组成原理实验.精品文档.实验一、运算实验算术逻辑一、实验目的1、 掌握简单运算器的数据传送通路2、 验证运算功能发生器(74LS181)的组合功能二、实验设备CCT-IV计算机组成原理教学实验系统一台,排线若干。三、 实验原理实验中的运算器由两片74LS181构成。运算器的输出经过一个三态门74LS245和数据总线相连,运算器的两个数据输入端,分别由二个锁存器74LS273锁存,锁存器的输入端和数据总线相连,数据输入输出都通过总线完成;数据显示灯(“BUSUNIT”)与数据总线相连,用来显示数据总线内容。实验中的数据输入由数据开关(“I
2、NPUTDEVICE”)给出,并经过三态门74LS245和数据总线相连,数据输出可以经总线输出至七段数码管(“OUTPUT DEVICE”)显示W/R UNITT4STATE UNITKK2ALU UNITAR AUJ3ALU-BS3-CN LDDR1LDDR2 BUS UNIT SW-BALU-B S3-CN LDDR1LDDR2 ARSWITCH UNIT SWJ3 SW-BINPUT DEVICE 图1-1算术逻辑运算实验接线图数据显示灯CNALU-BF3F0 CNCN+4 ALU(181)M A3A0B3B0B7B074LS245A7A0CN+4 F3F0ALU(181) CNM A3
3、A0B3B0S3S2S1S0MQ7Q4 Q3Q0DR(273)D7D0Q7Q4 Q3Q0DR(273)D7D0LDDR1 T4LDDR2三态门245SW-B数据开关图1-2运算器数据通路图12中T4为脉冲信号,其它均为电平信号。在实验中,只需将“W/R UNIT”的T4接至“STATEUNIT”的微动开关的输出端,按动微动开关,即可获得实验所需的单脉冲,而S3、S2、S1、S0、Cn、M、LDDR、ALU-B、SW-B各电平控制信号用“SWITCH UNIT”中的二进制数据开关来模拟,其中Cn、ALU-B、SW-B为低电平有效,LDDR1,LDDR2为高电平有效CnCyQ74LS74D+5VA
4、RT4CnCn+4图1-3进位控制部件进位控制运算的实验,是在前面实验的基础上增加进位控制部分(如1-3图所示),其中181的进位进入一个74锁存器,其写入是由T4的AR信号控制,T4是脉冲信号,实验时将T4连至“STATE UNIT”的微动开关KK2上。AR是电平控制信号,可用于实现带进位控制实验,而T4脉冲是将本次运算的进位结果锁存到进位锁存器中。四、 实验内容1、按图1-1实验接线图连接线路,仔细查线无误后,接通电源。2、用二进制数码开关分别向DR1和DR2寄存器置数01100101,10100111。打开数据输入三态门SW-B=0 关闭运算器输出三态门ALU-B=1向寄存器DR1传送数
5、据,数据开关置01100101,LDDR1=1,LDDR2=0,按下KK2,产生T4信号向寄存器DR2传送数据,数据开关置10100111,LDDR1=0,LDDR2=1,按下KK2,产生T4信号关闭数据输入三态门SW-B=1,打开运算器输出三态门ALU-B=0当置S3、S2、S1、S0、M为11111时,总线指示灯DR1中的数,而置成10101时总线指示DR2中的数。3、验证74LS181的算术运算和逻辑运算功能,在给定DR1=65,DR2=A7的情况下,改变运算器的功能设置,观察运算器的输出,填入表中,并和理论分析进行比较、验证,更改DR1,DR2的数据,再进行实验,进一步验证输入输出DR
6、1:A=65、DR2:B=A7M=0M=1S3 S2 S1 S0Cn=1Cn=0Cn=*0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 1表1-14、进位标志清零操作,S3S2S1S0M的状态置为00000,AR状态置为0,按动开关KK2。5、验证带进位运算及进位锁存功能,使Cn=1,Ar=0,SW-B=1来进行带位算术运算,做加法运算,首先向DR1,DR2置数,然后使ALU-B=0,S3S2S1S0,M状态为10010(
7、加)及01100(减),此时数据总线上显示的数据为DR1加DR2加当前进位标志,这个结果是否产生进位,则要按动开关KK2,若进位标志灯亮,表示没进位;反之,有进位,更改DR1,DR2的数据,再进行实验,进一步验证,并将结果记录到下表。S3 S2 S1 S0 M=1 0 0 1 0S3 S2 S1 S0 M=0 1 1 0 0ABCn=1Cn=0Cn=1Cn=0DR1DR2CyFCyFCyFCyF表1-2实验二、存储器实验一、实验目的掌握静态随机存储器RAM工作特性及数据的读写方法二、实验设备CCT-IV计算机组成原理教学实验系统一台,排线若干。三、 实验原理数据灯 OED7D06116A10A
8、8A7A0CEWE T3地址灯AD7AD0AR(273)LDART3三态门245SW-B数据开关图2-1存储器实验原理图实验所用的半导体静态存储器电路原理如图所21所示,实验中的静态存储器由一片()构成,其数据线接至数据总线,地址线由地址锁存器(74LS273)给出。地址灯AD0-AD7与地址线相连,显示地址线内容。数据开关经一三态门(74LS245)连至数据总线,分时给出地址和数据。因地址寄存器为8位,6116的地址A7-A0,而高三位A8-A10接地,所以其实际容量为256字节。6116有三个控制线:CE(片选线)、OE(读线)、WE(写线)。当片选取有效(CE=0)时,OE=0时进行读操
9、作,CE=0、WE=1时进行写操作,其写时间与T3脉冲宽度一致。实验时将T3脉冲接至实验板上时序电路模块的TS3相应的插孔中,其脉冲宽度可调,其它电平控制信号由“SWITCH UNIT”单元的二进制开关模拟,其中SW-B为低电平有效,LDAR为高电平有效。四、实验内容W/R UNITT3 WE STATE UNIT TS3 SIGNAL UNITH23MAIN MEND7D0 A7A0 W/R CE W/R EXT BUS AD0AD7 BUS UNIT D0D7 ADDRES UNITLDAR SW-B LDAR CE WESWITCH UNIT SWJ3 SW-BINPUT DEVICE2
10、-2存储器实验接线图1. 形成时钟脉冲信号T3,具体接线方法和操作步骤如下:接通电源,调节电位器W1使H24端输出实验所期望的频率的方波(可用示波器观察)将时序电路模块中的和H23排针相连,CLR置1在时序电路模块中有两个二进制开关“STOP”和“STEP”。将“STOP”开关置为“RUN”状态、“STEP”开关置为“EXEC”状态时,按动微动开关START,则T输出连续的方波信号民,此时调节电位器W1,用示波器观察,使T3输出实验要求的脉冲信号。当“STOP”开关置为“RUN”状态、“STEP”开关置为“STEP”状态时,每按动一次微动开关START,则T3输出一个单脉冲,其脉冲宽度与连续方
11、式相同。2. 按图22连接实验线路,仔细查线无误后接通电源。由于存储器模块内部连线已经好,因此只需完成实验电路的形成,控制倍模拟开关、时钟脉冲信号T3与存储模块的外部连接。3. 给存储器的00、01、02、37地址单元中分别写入数据11、12、,具体步骤如下:(以向0号单元写入11为例)数据开关置00000000,SW-B=1打开输入三态门SW-B=0,不选内存CE1传送至地址寄存器LDAR1,按下START数据开关置数00010001,打开内存地址输入门LDAR0选择内存CE0,写入内存WE1,按下START4. 依次读出第00、01、02、37单元中的内容,观察上述各单元中的内容是否与前面
12、写入的一致。具体操作步骤如下:(以从0号单元读出11数据为例)数据开关置00000000,SW-B=1打开输入三态门SW-B=0,不选内存CE1传送至地址寄存器LDAR1,按下START关闭输入三态门SW-B=1,选择内存CE0,读内存WE0重复上面四步,开关数据每次加1比较前面输入数据及后面输出数据是否一致,并填入下表地址内容地址内容地址内容地址内容0000-00000000-00000000-10000000-00000010-00000011-00000000-00010001-00000000-10010010-00010011-00010000-00100000-10100000-1
13、0100000-00010010-00100011-00100000-00110010-00000000-10110010-00110011-00110000-01000000-10110000-11000010-01000011-01000000-01010011-00000000-11010010-01010011-01010000-01100000-10110000-11100010-01100011-01100000-01110100-00000000-11110010-01110011-0111表2-1实验四、模型机设计与实现一、实验目的1、 掌握部件单元实验的基础上,进一步将其组成
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机组成原理 计算机 组成 原理 实验
限制150内