电容在EMC设计中的应用技巧.docx
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《电容在EMC设计中的应用技巧.docx》由会员分享,可在线阅读,更多相关《电容在EMC设计中的应用技巧.docx(6页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、电容在EMC设计中的应用技巧在EMC设计中,电容是应用最广泛的元件之一,主要用于构成各种低通滤波器或者用作去耦电容和旁路电容。大量理论说明:在EMC设计中,恰中选择与使用电容,不仅可解决很多EMI问题,而且能充分表达效果良好、价格低廉、使用方便的优点。假设电容的选择或者使用不当,那么可能根本达不到预期的目的,甚至会加剧EMI程度。本文根据EMC设计原理和不同构造电容的特点,结合相关研究的新进展,针对电容在EMC设计中的一些不恰当的认识与做法,讨论了电容在EMC设计中的应用技巧。对EMC设计具有指导作用。1滤波器构造的选择EMC设计中的滤波器通常指由L,C构成的低通滤波器。不同构造的滤波器的主要
2、区别之一,是其中的电容与电感的联接方式不同。滤波器的有效性不仅与其构造有关,而且还与连接的网络的阻抗有关。如单个电容的滤波器在高阻抗电路中效果很好,而在低阻抗电路中效果很差。传统上,在滤波器两端的端接阻抗为50欧姆的条件下描绘滤波器的特性这一点往往未被留意,由于这样测试方便,并且是符合射频标准的。但是,理论中源阻抗Zs和负载阻抗Zi很复杂,并且在要抑制的频率点上可能是未知的。假如滤波器的一端或者两端与电抗性元件相联结,那么可能会产生谐振,使某些频率点的插入损耗变为插入增益。可见,正确选择滤波器的构造至关重要。终究是选择电容、电感还是两者的组合,是由所谓的最大不匹配原那么决定的。简言之,在任何滤
3、波器中,电容两端存在高阻抗,电感两端存在低阻抗。图1是利用最大不匹配原那么得到的滤波器的构造与ZS和ZL的配合关系,每种情形给出了2种构造及相应的衰减斜率n表示滤波器中电容元件和电感元件的总数。但是,怎样断定Z,和乙的值是高或者低,一些资料上并未作详细讲明,理论中也往往不清楚。Zs和ZL的所谓的高值或者低值的临界选取有一定的随机性,选取50n作为边界值是比拟适宜的。顺便指出,在电子电路中,因信号一般较弱,而RC低通滤波器对信号有一定的衰减,故很少使用。2自谐振频率与截止频率21去耦电容的自谐振频率实际的电容都有寄生电感Ls。Ls的大小根本上取决于引线的长度,对圆形、导线类型的引线,上的典型值为
4、10nHcm。典型的陶瓷电容的引线约有6mm长,会引入约15nH的电感。引线电感也可由下式估算:其中:和r分别为引线的长度和半径。寄生电感会与电容产生串联谐振,即自谐振,在自谐振频率fo处,去耦电容呈现的阻抗最小,去耦效果最好。但对频率f高于fo的噪声成份,去耦电容呈电感性,阻抗随频率的升高而变大,使去耦或者旁路作用大大下降。理论中,应根据噪声的最高频率fmax来选择去耦电容的自谐振频率f0,最正确取值为fo=fmax。但是,一些资料上只是从电容的寄生电感的角度给出了自谐振频率fo的资料。实际上,去耦电容的自谐振频率不仅与电容的寄生电感有关,而且还与过孔的寄生电感、联结去耦电容与芯片电源正负极
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电容 EMC 设计 中的 应用 技巧
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内