基于FPGA的步进电机正弦波细分驱动器设计.docx
《基于FPGA的步进电机正弦波细分驱动器设计.docx》由会员分享,可在线阅读,更多相关《基于FPGA的步进电机正弦波细分驱动器设计.docx(12页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、基于FPGA的步进电机正弦波细分驱动器设计步进电机是一种将电脉冲信号转换成相应的角位移或者线位移的机电元件,具有构造简单巩固耐用工作可靠的优点因此广泛应用于工业控制领域。由于脉冲的不连续性又使步进电机运行存在很多缺乏之处,如低频振荡、噪声大、分辨率不高及驱动系统可靠性差等,严重制约了其应用范围。步进电机的细分控制有效地解决了这一问题,但是传统的步进电机驱动系统大多数采用的是用单片机作为控制芯片,外加分立的数字逻辑电路和模拟电路构成。受单片机工作频率的限制,细分数不是很高,因此驱动器的控制精度较低,控制性能不是很理想。随着高性能数字信号处理器DSP的出现,以DSP为控制核心,以软件方式实现电机控
2、制一度成为研究的热门。近年来随着可编程逻辑器件的飞速开展,使得可编程逻辑器件功能越来越强大进而促使高集成化高精度驱动器的出现。因此本文提出了一种基于SOPC片上可编程的全数字化步进电机控制系统,本系统是以FPGA为核心控制器件,将驱动逻辑功能模块和控制器成功地集成在FPGA上实现,充分发挥了硬件逻辑电路对数字信号高速的并行处理才能,可以使步进电机绕组电流细分到达4096,且细分数可以自动调节,极大地进步了控制精度和驱动器的集成度,减小了驱动器体积。2步进电机细分驱动原理步进电机的细分控制本质上是对步进电机励磁绕组中的电流进展控制,在普通驱动方式下,驱动电路只是通过对电动机绕组激磁电流的“开和“
3、关,使步进电动机转子以其本身的步距角分步旋转。步进电动机靠定子、转子磁极间的电磁力来进展工作,当它处于“双拍状态工作时,其定位位置是正好位于两通电磁极的中间,即依靠两通电磁极电磁吸引力的平衡而获得的。由此可以推论:假如可以进一步仔细地控制两磁极电磁吸引力的大小,使转子磁极获得更多种由于两相定子磁极的电磁吸引力差异而形成的平衡定位位置。步进电机细分驱动方式就是应用了这一原理,在细分驱动时,细分控制器通过控制各相激磁绕组电流的逐步增大及逐步减小,让转子处于多个磁力平衡状态使电机内部的合成磁场为均匀的圆形旋转磁场,实现步距角变小、电动机的旋转得到细化的目的。合成的磁场矢量的幅值决定了电机旋转力矩的大
4、小,相邻两个合成磁场矢量的夹角大小决定了该步距角的大小。对于三相步进电机而言,向A、B、C绕组分别通以相位相差2/3,而幅值一样的正弦波电流图1,那么合成的电流矢量在空间做幅值恒定的旋转运动,其对应的合成磁场矢量也作相应的旋转进而形成旋转力矩图2。细分驱动方式下,由于步距角小,步进电机的控制精度明显进步,同时这种驱动方式又有效抑制低速运行中产生的噪声和振荡现象。3控制器总体设计方案步进电机三相绕组的电流是正弦阶梯电流,通过改变给定电流的每一次变化的阶梯数可以实现可变细分功能。驱动器的任务就是控制绕组的电流,使之按正弦阶梯波的规律变化。每给一个步进脉冲,A、B、C三相绕组的电流沿正弦阶梯波前进一
5、步,电机转动一个步距角。步进电动机驱动主回路图如图3所示IA、IB为两个霍尔元件。图中6个IGBT集成在电源控制模块IPM内。align=center图3步进电动机驱动主回路图/align步进电机控制系统框图如图4所示。采用FPGA作为主控制芯片,将控制器与驱动器的数字电路局部集成在一片FPGA上实现。为了控制绕组电流,在设计中引入电流跟踪型闭环反应,反应电流与给定的正弦电流离散的正弦表经过改良的比例积分PI调节后进展SPWM调制,输出6路PWM波,来控制驱动电路三个桥臂上的6个IGBT开通关断。假如忽略死区时间控制每个桥臂的上下半桥的两路PWM波互补即上半桥PWM波为高/低电平时,下半桥PW
6、M波为低/高电平。系统采用14位宽度200MHz计数器产生PWM载波,载波频率12.2KHz,电流数据全部采用14位精度进展离散化。200MHz时钟由50MHz时钟经PLL倍频产生。FPGA输出的PWM波经功率模块放大后,控制步进电机运行。步进电机运行状态转速和转向通过LED指示。步进电机转速是由查表速度决定的,CP是用来决定查表频率,在细分等级一定的情况下CP速度越高电机转速越快。假如电机在高细分下高速旋转那么CP脉冲频率就会很高,导致PWM脉宽过小,使功率模块IGBT控制桥臂频繁开关,其结果是开关损耗大为增加,功率模块过热。而高细分在步进电机高速旋转时其上风并不明显,所以在不影响电机运行精
7、度的情况下,系统根据转速对细分精度在4096、2048、1024、512、256、128、64、32之间自动调节,使电机更加平稳可靠的运行。align=center图4控制系统框图/align3.1FPGA构造设计本系统是由集成在系统采用层次化开发方式,顶层模块由多个子模块组合而成,FPGA设计系统框图如图5所示。系统由NiosII微处理器模块和数字逻辑模块组成。align=center图5FPGA设计系统框图/align控制器采NiosII的32位CPU软核,由SOPCBuilder生成。用来接收外界控制信号并把信号处理后送给脉冲发生器,并通过输出端口控制LED来指示系统工作情况。系统顶层设
8、计图如图6所示,系统由CPU软核stepmotor_controller、CP发生器PatternGenerator、正弦查表控制模块interface、A/D电流采样模块currenttop、C相电流计算模块Current_c调节模块、PI调节模块pimodule、PWM发生模块PWM组成,各模块功能如下:CPU:承受外界控制信号把信号处理后得到相应的细分等级和与速度对应的控制信号送给CP发生器,把转向信号处理后送到查表控制模块,并把转速和转向信号送到LED数码管和发光二极管来指示电机运行情况;CP发生器:承受转速控制信号发出与转速相对应的CP脉冲并给出相应转速下对应的最正确细分等级;正弦查
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 FPGA 步进 电机 正弦波 细分 驱动器 设计
限制150内