基于CPLD与绝对式编码器的高速伺服单元.docx
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《基于CPLD与绝对式编码器的高速伺服单元.docx》由会员分享,可在线阅读,更多相关《基于CPLD与绝对式编码器的高速伺服单元.docx(7页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、基于CPLD与绝对式编码器的高速伺服单元网络转载导语:目前国内数控机床中的伺服电机一般都是配套增量式编码器,而增量式编码器的精度并不太高且输出的是并行信号,欲进步其精度就必然要增大编码器的设计难度和增多并行信号的输出,这样就不利于伺服单元与编码器的长间隔通信目前国内数控机床中的伺服电机一般都是配套增量式编码器,而增量式的精度并不太高且输出的是并行信号,欲进步其精度就必然要增大编码器的设计难度和增多并行信号的输出,这样就不利于伺服单元与编码器的长间隔通信,而采用绝对式编码器,除了其精度比增量式编码器高几倍以外,其信号的输入输出都采用高速串行通信,节省了通信线路便于长间隔的通信,在编码器的另一端,
2、采用CPLD与绝对式编码器进展高速串行通信,CPLD再把收到的编码器信息转变为并行数据传送给伺服单元中的DSP进展运算控制,本文将给出CPLD与绝对式编码器高速串行通信的软硬件设计方案。硬件设计硬件主要由电源、CPLD及其外围电路和绝对式编码器接口电路三个模块组成。电源模块电源模块由开关电源电路和DC/DC电源芯片组成,如图1所示。图中的开关电源将220V沟通电网电压转变成+5V,+15V,-15V,开关电源可滤除电网中存在的各种干扰,并且开关电源中的变压器将220VAC与输出的+5V,+15V,-15V隔分开,内部电路还采用了TL431调节开关管的导通脉冲宽度,因此开关电源的抗干扰、平安性、
3、稳定性及稳压程度都比拟好,TPS7333是DC/DC芯片,它将+5V的直流电压转变成+3.3V的稳定直流电压供应CPLD使用,TPS7333转换效率、可靠性和稳压性都比拟好,它在输入电压为+3.77V-+10V的电压范围内都能转换出+3.3V,使CPLD不受输入电压过高导致其烧坏。CPLD及其外围电路模块CPLD及其外围电路模块主要由CPLD、CPLD编程下载接口电路(JTAG接口),DSP接口电路、有源晶振、电平转换电路和ADM485及其外围电路(负责与通信的接口电路)组成(图2)。本设计CPLD采用Altera公司的EPM570T144C5,此芯片属于Altera公司的MAXII,MAXI
4、I相对MAXI本钱更加低,功耗更加小,而器件的宏单元数更加多,且器件延时控制在6ns以内,具有很高的性价比,EPM570T144C5有570个宏单元数,芯片的引脚数目为144个,其中可用的I/O口有116个,因此此芯片的资源已经足够用。CPLD主要负责与绝对式编码器的高速串行通信,并受控于DSP的命令把接收到编码器数据和其他信息并行的转送给DSP。JTAG接口主要用于下载可执行文件到CPLD,在PC机安装Altera公司的开发环境-QUARTUSII,并在此开发环境中将编写好的VHDL程序进展编译,保证编译不出错并且保证功能已实现后,连接好下载电缆到JTAG接口,通过QUARTUSII提供的编
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 CPLD 绝对 编码器 高速 伺服 单元
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内