基于PC104的数据收集系统的研究与实现.docx
《基于PC104的数据收集系统的研究与实现.docx》由会员分享,可在线阅读,更多相关《基于PC104的数据收集系统的研究与实现.docx(7页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、基于PC104的数据收集系统的研究与实现ronggang导语:本文基于PCM-3350型PC104嵌入式开发平台,采用MAX1308AD转换芯片,设计了一个16通道,最高收集速度可达1Msps,分辨率为12bit,可以进展通道扫描收集和单通道收集的数据收集系统摘要:本文基于PCM-3350型PC104嵌入式开发平台,采用MAX1308AD转换芯片,设计了一个16通道,最高收集速度可达1Msps,分辨率为12bit,可以进展通道扫描收集和单通道收集的数据收集系统,本设计的重点是运用CPLD作为主控芯片对数据收集卡进展控制。关键词:嵌入式系统,PC104,数据收集,大规模可编程逻辑器件随着科技和经
2、济的开展,嵌入式系统已经被广泛应用到家用市场、工业市场、贸易市场、通讯市场和国防市场。PC104是一种嵌入式平台,该平台与IBM的PC机兼容,具有灵敏的可扩展性,其小巧的尺寸非常合适嵌入式系统的应用。当代的数据收集要求高速,高精度,需要一个处理才能强的嵌入式平台,PC104正好符合这一要求。本文基于PCM-3350型PC104嵌入式开发平台,采用MAX1308AD转换芯片,设计了一个16通道,最高收集速度可达1Msps,分辨率为12bit,可以进展通道扫描收集和单通道收集的数据收集系统。2数据收集系统设计数据收集系统主要由放大电路、光耦隔离电路、多路选择开关、带采样保持器的AD模数转换器、时钟
3、电路、CPLD控制电路、数据缓存FIFO等局部组成,总构造框图如图1所示:align=center图1数据收集系统总体框图/align2.1A/D转换数据收集电路A/D转换选用max1308AD芯片,它是一种采样速率最高可达1Msps,分辨率为12bit的收集芯片,多达8个通道的同时采样,+5V模拟电源,+3V至+5V数字电源,其硬件系统连接如图2所示:align=center图2max1308AD硬件连接/align2.2FIFO存储电路FIFO电路芯片选用IDT公司的IDT7203,它是一个双端口的存储缓冲芯片,具有20489的存储构造,具有12ns的高速存取时间,构造简单,便于操纵,并具
4、有控制端、标志端、扩展端和内部RAM阵列,内部读、写指针在先进先出的根底上可进展数据的自动写入和读出。2.3CPLD控制电路设计CPLDEPM7160STC100-6的设计是本收集系统的核心,它可以对PC104地址总线进展译码,所产生的逻辑控制信号对各个单元的工作状态起控制作用。数据的读取可以采用查询的方式。当FIFO的空标号有效时,就产生一个中断,使主机停顿对FIFO的读取。在PC104ISA局部,用到ISA的16位数据总线D0.15。A0.9是PC104的地址总线;IOW和IOR是对指定设备的读写信号;AEN是允许DMA控制地址总线、数据总线及读写命令线进展DMA传输及对存储器和IO设备的
5、读写。系统工作流程如图3所示:align=center图3系统工作流程/align数据收集系统的工作逻辑框图如图4所示:align=center图4数据收集系统的逻辑框图/align其中,地址译码、控制器:只有地址选中该模块时,A/D才能工作,同时使PC104工作在16位数据线方式,A0到A3分别控制着转换通道的选择;启动触发器:用于控制A/D转换的启动,其操纵通过写信号和CONVST等信号进展;中断响应存放器:用于查询A/D转换完毕,FIFO为空引起的中断。启动触发器和中断响应存放器都位于状态控制器内部;读数据存放器:当FIFO不为空,在FIFO中的转换结果直接进人数据总线,第12位到15位
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 PC104 数据 收集 系统 研究 实现
限制150内