计算机组成原理期末试题.doc
《计算机组成原理期末试题.doc》由会员分享,可在线阅读,更多相关《计算机组成原理期末试题.doc(16页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、. .一、选择题每题2分,共18分1、以下关于冯诺依曼型计算机的描述,不正确的选项是_C_。A计算机硬件系统由运算器、存储器、控制器、输入设备、输出设备五大部件组成B指令和数据在存储器中都是二进制码存储C指令存储器和数据存储器独立分设在不同的存储器D存储程序并按地址顺序执行是CPU自开工作的关键2、假设机器数为补码,某存放器中的内容为BF(十六进制),那么该存放器存储的数据真值是_B_(用十进制表示)。A65 B-65C64 D-643、以下关于存储器的描述,不正确的选项是_C_。ASRAM和DRAM都是易失性存储器BROM存储器内容是预置的,固定的,无法改写C多模块穿插存储器主要是解决主存空
2、间不够大的问题Dcache存储器是为了解决CPU和主存之间在速度上不匹配的问题4、以下关于RISC的描述中,不正确的选项是_C_。A指令条数比CISC少B指令长度固定,指令格式种类少,寻址方式种类少C在程序中出现频率占80%的指令占指令总数的20%D只有取数/存数指令访问存储器5、设机器数字长为16位,一个容量为32MB的存储器,CPU按半字长寻址,其寻址X围是_C_。A223 B224C225 D2266、在程序的执行过程中,cache与主存的地址映射是由_D_。A程序员调度的B操作系统管理的C由程序员和操作系统共同协调完成的D硬件自动完成的7、以下关于指令的描述,不正确的选项是_A_。A指
3、令周期是指CPU执行某条指令的时间B一个指令周期常常包含假设干个CPU周期C一个CPU周期包含假设干时钟周期D一条机器指令对应一个微程序,微程序是由假设干条微指令序列组成8、在多总线构造中,用于连接高速I/O设备模块的总线是_C_。ACPU总线 B系统总线CPCI总线 DISA总线9、以下关于磁盘存储器的描述,不正确的选项是_D_。A数据的写入和读出是合用一个磁头,称为读写磁头B磁盘控制器是主机和磁盘驱动器之间的接口C磁盘的道密度指沿磁盘半径方向单位长度上的磁道数D磁盘记录面外圈的扇区比内圈的扇区要长,因此每个扇区记录的信息也要多二、填空题共30分1、摩尔定律指的是_芯片单位面积上晶体管的数目
4、_每18个月翻一番。2、SRAM存储器的存储元是_触发器_,DRAM存储器的存储元是_MOS晶体管和电容器_。3、指令的寻址方式有_顺序_寻址方式和_跳跃_寻址方式两种。4、假设某机器有120条指令,平均每条指令由5条微指令组成,其中有一条取指微指令是所有指令公用的。微指令长度位32bit,那么控制存储器的容量最少是_15392bit_。5、流水线技术利用的是_时间_并行性,超标量技术利用的是_空间_并行性。6、总线的定时方式中,_异步定时_适用于快速和慢速功能模块都连接到同一总线的情况,_同步定时_适用于总线长度较短、各功能模块速度比拟接近的情况。7、总线仲裁方式有_分布式仲裁_和集中式仲裁
5、。集中式仲裁又分为三种,分别是_链式查询方式_,_计数器定时查询方式_,和_独立请求方式_。8、Infiniband是一个高性能的_I/O_标准,是一种基于_开关_的体系构造。9、PCI采用的是_同步_时序协议和_集中式_仲裁策略,其根本传输机制是_猝发式传送_。10、采用串行接口进展字符传送,假设波特率为3600波特,字符传送速率为400字符/秒,那么每个字符包含_9_bit。11、读写操作时,磁盘是恒_角速_旋转,光盘是恒_线速_旋转。12、某磁盘存储器有20个可用盘面,每个盘面有200个磁道,每个磁道均记录18000B信息,最小磁道直径是240mm,最大磁道直径是340mm,是那么该磁盘
6、存储器的道密度为_4道/mm_,柱面数为_200_,磁盘总容量为_72000000B_。13、某磁盘存储器转速为6000RPM,平均找道时间为12ms,数据传输率为1KB/ms,那么读出磁盘上连续存放的1MB数据需要的平均时间是_1041ms_。三、简答题每题3分,共12分2、什么是程序的局部性原理?程序总是趋向于使用最近使用过的数据和指令,包括程序的时间局部性和程序的空间局部性。1程序的时间局部性:指程序即将用到的信息可能就是目前正在使用的信息。2程序的空间局部性:指程序即将用到的信息可能与目前正在使用的信息在空间上相邻或者临近。4、在多总线构造中有三种总线HOST总线、PCI总线和LEGA
7、CY总线和三种桥北桥、南桥和PCI/LEGACY桥,请说出这三种桥分别连接的是哪些总线?北桥连接HOST总线和PCI总线,南桥连接PCI总线和PCI总线,PCI/LEGACY桥连接PCI总线和LEGACY总线。四、设有浮点数x=23(+11/16),y24(-13/16),阶码用4位含一位符号位补码表示,尾数用5位含一位符号位补码表示,求真值x/y=?要求1写出x,y的浮点数表示,2用补码加减交替法完成尾数除法运算。111/16=0.1011,故x的浮点数表示为001101011-13/16=1.1101,故y的浮点数表示为0100100112现依然用x和y表示其尾数,那么x=0.1011,y
8、=-0.1101,用补码加减交替法进展x/y的尾数运算如下:1.微操作命令和微操作答:微操作命令是控制完成微操作的命令;微操作是由微操作命令控制实现的最根本操作。2.快速缓冲存储器答:快速缓冲存储器是为了提高访存速度,在CPU和主存之间增设的高速存储器,它对用户是透明的。只要将CPU最近期需用的信息从主存调入缓存,这样CPU每次只须访问快速缓存就可到达访问主存的目的,从而提高了访存速度。五、有一个2048K16位的存储器,由假设干片256K8位的DRAM芯片构成。问:1需要多少片DRAM芯片?2该存储器需要多少字节地址位?3画出该存储器与CPU连接的构造图,设CPU的接口信号有地址信号、数据信
9、号、控制信号MREQ#和R/W#。1需要DRAM芯片数=2048K16位/(256K8位)=162该存储器容量为2048K16位=4096KB,4096K=212,故需要12个字节地址位(22)3存储器与CPU连接的构造图七、设某机的指令格式、有关存放器和主存内容如下,X为寻址方式,D为形式地址,请在下表中填入有效地址E及操作数的值。答案如下:八、以下图所示为单总线CPU内部框图,其中R0R3为通用存放器,ALU具有加、减运算功能。完成以下问题:10分1说明图中IR,PC,AR,DR,Y,Z存放器的作用。2画出加法指令SUB R1,(R2)的指令周期流程图,其中“(Ri)表示存放器间接寻址,指
10、令左边的操作数为目的操作数。答案如下:1IR为指令存放器,PC为程序计数器,AR为内存地址暂存器,DR为内存数据暂存器,Y用于暂存ALU的一个操作数,Z用于暂存ALU的运算结果。2SUB R1,(R2)的指令周期流程图如下:2、当机器字长一定时,_B_越长,浮点数表示的X围越大,精度越低。A阶符 B阶码C尾符 D尾数3、以下关于cache地址映射的描述,不正确的选项是_D_。A全相联映射方式中,主存的一个块可能存放到cache中任意一行B直接映射方式中,主存的一个块只能存放在cache的一个特定行C全相联映射方式的cache利用率高,直接映射方式的cache利用率低D组相联映射方式是全相联映射
11、和直接映射方式的折中方案,即主存中的一个块放到cache的哪个组是灵活的,而放到该组的哪个行是固定的。4、CPU响应中断的时间是_C_。A中断源提出请求B取指周期完毕C执行周期完毕D间址周期完毕5、分支预测的目的是为了_D_。A提高转移指令的执行速度B提高每条指令的流水执行速度C提高程序的正确性D提高指令预取的成功率6、在堆栈寻址中,设A为累加器,SP为堆栈指示器,Msp为SP指示的栈顶单元。如果进栈操作顺序是:SP-1SP,AMsp;那么出栈操作的顺序应是_A_。AMspA,SP+1SPBSP+1SP,MspACSP-1SP,MspADMspA,SP-1SP7、中断处理过程中,_A_是由硬件
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 原理 期末 试题
限制150内