CMOS运算放大器版图设计毕业论文_1.docx
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《CMOS运算放大器版图设计毕业论文_1.docx》由会员分享,可在线阅读,更多相关《CMOS运算放大器版图设计毕业论文_1.docx(18页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、CMOS运算放大器版图设计毕业论文CMOS运算放大器版图设计毕业论文目录前言(5)第1章绪论(3)1.1课题背景(3)1.1.1研究背景(3)1.1.2研究内容(4)1.2电路设计流程(5)1.3主要工作以及任务分配(7)1.3.1主要工作(7)1.3.2任务分配(7)第2章版图基础知识(8)2.1版图的设计简介(8)2.1.1版图的概念(8)2.1.2版图中层的意义(8)2.2CMOS工艺技术(11)2.2.1概述(11)2.2.2CMOS工艺的一些主要步骤(12)2.2.3CMOS制造工艺的基本流程(13)2.3设计规则(15)2.4MOS集成运放的版图设计(19)第3章CMOS运算放大器
2、简介(20)3.1概述(20)3.2两级CMOS运算放大器的优点(22)3.3两级运算放大器原理简单分析(22)第4章CMOS运算放大器的仿真(25)4.1概述(25)4.2MOS运算放大器技术指标总表(26)4.3仿真数据(27)4.3.1DC分析(27)4.3.2测量输入共模范围(28)4.3.3测量输出电压范围(29)4.3.4测量增益与相位裕度(31)4.3.5电源电压抑制比测试(32)4.3.6运放转换速率和建立时间分析(34)4.3.7CMRR的频率响应测量(37)第5章算放大器版图设计(38)5.1Cadence使用讲明(38)5.2版图设计(41)5.3CMOS运放版图(41)
3、第6章总结(43)参考文献(44)致谢词(45)外文资料原文.错误!未定义书签。外文资料译文.错误!未定义书签。第1章绪论1.1课题背景1.1.1研究背景运算放大器简称运放是具有很高放大倍数的电路单元。在实际地电路中,通常结合反应网络共同组成某种功能模块。由于早期应用于模拟计算机中,用以实现数字运算,故得名“运算放大器。运算放大器简称运放是很多混合信号系统和模拟系统中的一个组成部分。不同层次的复杂的运算放大器是用来实现多种功能的:高速放大或过滤的直流偏置。每一代CMOS技术,由于供给减少电压和晶体管沟道长度的运算放大器的设计,继续为运放的设计提出一个复杂的问题。我们粗略地把运放定义为“高增益的
4、差动放大器。所谓“高,指的是对应用,10。由于运放一般用来实现一个反应系统,其增益已足够了,通常增益范围在105其开环增益的大笑根据闭环增益电路的精度要求来选取。20年前,大多数的运放是各种应用的一个通用模块。这些努力试图创造一个“理想的运算放大器,例如,高电压增益,高输入阻抗和低输出阻抗。然而,却要牺牲成本费用的其他性能如输出幅度,速度和功耗。与次相反,今天的运放设计,放大器的设计从开场就认识到妥协之间的各种参数,这样一个妥协,最终将需要更多地考虑整体的设计,因而,我们需要知道知足每个人从适当的值的参数。例如,假如高速度的要求,增益误差要求不高的选择电路构造应有利于前者,后者能够牺牲。运算放
5、大器的版图设计,是模拟集成电路版图设计的典型,利用Cadence对设计初稿加以模拟,然后对不符合设计目的的参数加以修改并进行模拟,重复这一经过,最终得到优化设计方案,其关键在于寻找目的与决定因素之间的关系。1.1.2研究内容模拟集成电路设计经过能够分为俩大部分设计的前端和后端。前段设计包括设计电路、输入原理图和仿真电路;后端设计可以以叫物理设计包括版绘制版图及其验证。前段设计包括设计电路构造和输入原理图。根据要求参数设计所需电路后,把原理图输入到设计环境中并对其进行电路仿真,也就是对元件尺寸的设计、电路的构造、布局前电路及负载估计进行模拟。在此经过中要求芯片的生产厂家提供出能够模拟库文件以便用
6、于仿真。分析电路主要还包括瞬态分析、直流分析、沟通分析、温度分析、模拟参数分析、噪声分析等。假如仿真结果完全符合了设计的要求以后就能够将电路提供应后端进而进行版图方面的设计。后端中在绘制完成版图后最初要通过版图的一些验证,版图的验证包括版图与电路原理图的比照验证LVS;LayoutVersusSchematic、电气规则的检查ERC;ElectricalRuleCheck、设计规则的验证DRC;DesignRuleCheck。DRC验证是对电路的一些布局进行几何空间的验证进而保证厂家在工艺技术方面能够实现线路的连接;ERC验证用来检查电气连接中的一些错误,像电源和地能否短路、器件能否悬空等等所
7、制定的一些电特性。在设计的规则检查中包括了ERC检查的规则,一般来讲只需要LVS和后仿真能够通过,ERC都不会有问题,所以ERC验证不经常出现,而厂家也就不会提供出ERC的规则文件。LVS验证是把电路图与版图作一个拓扑关系的比照,进而检查出在布局前后元件值、衬底的类型能否相符,电路连接的方式能否保持一致。版图中的一些寄生元件将对集成电路的某些性能产生严重的影响。因而必需要对从版图中提取出来的网表其中包含着寄生元件进行仿真,此经过称为后仿真。最后的模拟验证是将包含有寄生效应的整个电路加进输入信号。通过了电气规则的检查,设计规则的检查,电路抽取的验证和后仿真,就能够提交各芯片厂家试流片了。在严格根
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- CMOS 运算放大器 版图 设计 毕业论文 _1
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内