8位全加器实验报告(共8页).doc
《8位全加器实验报告(共8页).doc》由会员分享,可在线阅读,更多相关《8位全加器实验报告(共8页).doc(8页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上实验1 原理图输入设计8位全加器一、 实验目的:熟悉利用Quartus的原理图输入方法设计简单组合电路,掌握层次化设计的方法,并通过一个8位全加器的设计把握利用EDA软件进行电子线路设计的详细流程。二、 原理说明:一个8位全加器可以由8个1位全加器构成,加法器间的进位可以串行方式实现。即将低位加法器的进位输出cout与其相邻的高位加法器的最低进位输入信号cin相接。而一个1位全加器可以按照本章第一节介绍的方法来完成。 三、 实验内容:1:完全按照本章第1节介绍的方法与流程,完成半加器和全加器的设计,包括原理图输入、编译、综合、适配、仿真。2:建立一个更高的原理图设计层
2、次,利用以上获得的1位全加器构成8位全加器,并完成编译、综合、适配、仿真和硬件测试。四、 实验环境:计算机、QuartusII软件。五、 实验流程:实验流程:专心-专注-专业根据半加器工作原理,建立电路并仿真,并将元件封装。 利用半加器构成一位全加器,建立电路并仿真,并将元件封装。利用全加器构成8位全加器,并完成编译、综合、适配、仿真。图1.1 实验流程图六、实验步骤:1.根据半加器工作原理建立电路并仿真,并将元件打包。(1)半加器原理图: 图1.2 半加器原理图(2)综合报告: 图1.3 综合报告:(3) 功能仿真波形图4: 图1.4 功能仿真波形图 时序仿真波形图: 图1.5 时序仿真波形
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 全加器 实验 报告
限制150内