eda信号发生器的设计.pdf
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《eda信号发生器的设计.pdf》由会员分享,可在线阅读,更多相关《eda信号发生器的设计.pdf(24页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、课程设计说明书课程设计说明书1 引言简易多功能信号发生器是信号发生器的一种,在生产实践和科研领域中有着广泛的应用。在研制、生产、测试和维修各种电子元件、部件以及整机设备时,都需要有信号源,由它产生不同频率不同波形的电压、电流信号并加到被测器件或设备上,用其他仪器观察、测量被测仪器的输出响应,以分析确定它们的性能参数。信号发生器是电子测量领域中最基本、应用最广泛的一类电子仪器。它可以产生多种波形信号,如正弦波,三角波,方波和锯齿波等,因而广泛用于通信、雷达、导航、宇航等领域。在本设计中它能够产生多种波形,如正弦波,三角波,方波和锯齿波等,并能实现对各种波频率和幅度的改变。正因为其在生活中应用的重
2、要性,人们它做了大量的研究,总结出了许多实现方式。可以基于 FPGA 、VHDL、单片机、DOS 技能、数字电路等多种方法实现。本设计是采用 VHDL 来实现的简易多功能信号发生器。它能产生正弦波,三角波,方波和锯齿波。且对各种波形的要求如下:(1)根据按键选择不同的波形(实现正弦波,三角波,方波和锯齿波) ;(2)各波形的频率范围为 100Hz-20KHz;(3)各波形频率可调(通过按键控制频率的变化,步进值为 500Hz) ;(4)用 LED 数码管实时显示输出波形的频率值;(5)用按键控制实现输出信号的幅度调节(幅度调节为 2.5V 和 5V) 。1课程设计说明书课程设计说明书2 EDA
3、 技术介绍2.1 EDA 介绍EDA 是电子设计自动化(Electronic Design Automation)缩写。EDA 技术是以计算机为工具,根据硬件描述语言 HDL( Hardware Description language)完成的设计文件,自动地完成逻辑编译、化简、分割、综合及优化、布局布线、仿真以及对于特定目标芯片的适配编译和编程下载等工作。 硬件描述语言 HDL 是相对于一般的计算机软件语言,如:C、PASCAL而言的。HDL 语言使用与设计硬件电子系统的计算机语言,它能描述电子系统的逻辑功能、电路结构和连接方式。设计者可利用 HDL 程序来描述所希望的电路系统,规定器件结构
4、特征和电路的行为方式;然后利用综合器和适配器将此程序编程能控制 FPGA 和 CPLD 内部结构, 并实现相应逻辑功能的的门级或更底层的结构网表文件或下载文件。目前,就 FPGA/CPLD开发来说,比较常用和流行的 HDL 主要有 ABEL-HDL、AHDL 和 VHDL1。几乎所有适于大学生做的数字逻辑电路实验都可以在计算机上利用 EDA(Electronic Design Automatic电子设计自动化)软件进行设计、仿真,只有极少量外部配件不能在计算机上进行仿真。因此,在实验前期阶段,即实验预习阶段的主要应用工具是 EDA 软件,利用 EDA 软件可以设计、仿真实验课题,进行虚拟实验。
5、通过虚拟实验使实验者在进入真实实验前就能对预做的实验有相当的了解,甚至可以预测到实验的结果。这样在实际做实验时,可以把许多设计型实验的难度降低,同时能有更多的时间让实验者动手做实验,研究问题,提高实验效率。当前数字电路设计已由计算机辅助设计进入到以计算机为主的设计时代。2.2 VHDL 基本介绍VHDL 是一种主要的硬件描述语言之一,硬件描述语言(HDL)是各种描述方法中最能体现 EDA 优越性的描述方法。 所谓硬件描述语言, 实际上就是一种描述工具,其描述的对象就是待设计电路系统的逻辑功能,实现该功能的算法,选用的电路结构以及其他各种约束条件等。通常要求 HDL 既能描述系统的行为,又能描述
6、系统的结构。VHDL 语言是美国国防部与 20 世纪 80 年代后期,出于军事工业需要开发的。1984 年 VHDL 被 IEEE 确定为标准的硬件描述语言。1993 年 IEEE 对 VHDL 进行了修正,增加了部分新的 VHDL 命令与属性,增强了对系统的描述能力。VHDL 涵盖面广,抽象描述强,支持硬件的设计,验证,综合和测试。VHDL 能在多级别上对同一逻辑功能进行描述。VHDL 的基本结构包含一个实体和一个结构体,而完整的 VHDL 结构还包括配置,程序包与库。各种硬件描述语言中,VHDL 的2课程设计说明书课程设计说明书描述能力最强,因此运用 VHDL 进行复杂电路设计时,往往采用
7、自顶向下结构化的设计方法。2.3 设计工具简介Quartus II 是 Altera 公司的综合性 PLD 开发软件, 支持原理图、 VHDL、 VerilogHDL以及 AHDL(Altera Hardware Description Language )等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整 PLD 设计流程。Quartus II 支持 Altera 的 IP 核,包含了 LPM/MegaFunction 宏功能模块库,使用户可以充分利用成熟的模块,简化了设计的复杂性、加快了设计速度。对第三方 EDA 工具的良好支持也使用户可以在设计流程的各个阶
8、段使用熟悉的第三放 EDA工具。此外,Quartus II 通过和 DSP Builder 工具与 Matlab/Simulink 相结合,可以方便地实现各种 DSP 应用系统;支持 Altera 的片上可编程系统(SOPC)开发,集系统级设计、嵌入式软件开发、可编程逻辑设计于一体,是一种综合性的开发平台。Maxplus II 作为 Altera 的上一代 PLD 设计软件,由于其出色的易用性而得到了广泛的应用。目前 Altera 已经停止了对 Maxplus II 的更新支持,Quartus II 与之相比不仅仅是支持器件类型的丰富和图形界面的改变。Altera 在 Quartus II 中
9、包含了许多诸如 SignalTap II、Chip Editor 和 RTL Viewer 的设计辅助工具,集成了 SOPC 和 HardCopy 设计流程,并且继承了 Maxplus II 友好的图形界面及简便的使用方法。Altera Quartus II 作为一种可编程逻辑的设计环境, 由于其强大的设计能力和直观易用的接口,越来越受到数字系统设计者的欢迎。Altera 的 Quartus II 可编程逻辑软件属于第四代 PLD 开发平台。该平台支持一个工作组环境下的设计要求,其中包括支持基于 Internet 的协作设计。Quartus平台与 Cadence、ExemplarLogic、
10、MentorGraphics、Synopsys 和 Synplicity 等EDA 供应商的开发工具相兼容。改进了软件的 LogicLock 模块设计功能,增添 了FastFit 编译选项,推进了网络编辑性能,而且提升了调试能力。3课程设计说明书课程设计说明书3 设计流程3.1 设计思想及原理图基于 VHDL 语言设计一个简易多功能信号发生器,通过选入输入信号,可以输出正弦波、三角波、方波和锯齿波四种波形信号。信号发生器的控制模块可以用数据选择器实现,四种信号的信号选择可以用 4 选 1 数据选择器实现。同时本设计使用原理图的方法,对正弦波、三角波、方波和锯齿波和4 选 1 数据选择器元件进行
11、调用。简易多功能信号发生器的原理图如下:图 1 简易多功能信号发生器原理图原理图本设计的主题思想是各个模块分别产生相应的波形,再通过一个4 选 1 数据选择器输出相应的波形。通过其他按键控制波形的频率和幅度的变化。3.2 正弦波、三角波、方波和锯齿波的实现3.2.1 正弦波设计正弦波的产生思想是将对模拟波形采样后的编码存入定义好的 ROM 中, 再根据时钟循环的将这些编码顺序输出,在输出端将经过数模转换器转换后的模拟信号接入示波器即可显示正弦波形。产生正弦波的 VHDL 代码如下:library ieee;use ieee.std_logic_1164.all;4课程设计说明书课程设计说明书e
12、ntity sin2 isport(clock,sel:in std_logic;dout4:out integer range 0 to 255);end sin2;architecture bhv of sin2 istype mem_type is array(0 to 63) of integer range 0 to 255;constant mem:mem_type:=(255,254,252,249,245,239,233,225,217,207,197,186,174,162,150,137,124,112,99,87,75,64,53,43,34,26,19,13,8,4,1
13、,0,0,1,4,8,13,19,26,34,43,53,64,75,87,99,112,124,137,150,162,174,186,197,207,217,225,233,239,245,249,252,254,255);signal address:integer range 0 to 63;beginprocess(clock)beginif clockevent and clock=1 thenif address63 thenaddress=0;elseif sel=1 thenaddress=address+1;dout4=(mem(address)/2;elseaddress
14、=address+1;dout463 thenaddress=0;elseif sel=1 thenaddress=address+1;dout3=(mem(address)/2;elseaddress=address+1;dout363 thenaddress=0;elseif sel=1 thenaddress=address+1;dout1=(mem(address)/2;elseaddress=address+1;dout163 then9课程设计说明书课程设计说明书address=0;elseif sel=1 thenaddress=address+1;dout2=(mem(addr
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- eda 信号发生器 设计
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内