数字电路与逻辑设计试题及答案2套.doc
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《数字电路与逻辑设计试题及答案2套.doc》由会员分享,可在线阅读,更多相关《数字电路与逻辑设计试题及答案2套.doc(7页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、【精品文档】如有侵权,请联系网站删除,仅供学习与交流1.2.3.4.5.6. 数字电路与逻辑设计试题及答案2套.精品文档.7. 三极管有NPN和PNP两种类型,当它工作在放大状态时,发射结,集电结;NPN型三极管的基区是型半导体,集电区和发射区是型半导体。8. 把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作逻辑赋值。一种电路若在正逻辑赋值时为与非门,则在负逻辑赋值时为。9. 四位二进制编码器有个输入端;个输出端。10. 将十进制数287转换成二进制数是;十六进制数是。11. 根据触发器功能的不同,可将触发器分成四种,分别是触发器、触发器、触发器和触发器。ABY1Y2Y312. 下图所示电路
2、中,Y1 ;Y2 ;Y3 。1. 当晶体三极管时处于饱和状态。A. 发射结和集电结均处于反向偏置B. 发射结正向偏置,集电结反向偏置C. 发射结和集电结均处于正向偏置2. 在下列三个逻辑函数表达式中,是最小项表达式。A B. C. 3用8421码表示的十进制数45,可以写成A45 B. 101101BCD C. 01000101BCD D. 1011012 4采用OC门主要解决了ATTL与非门不能相与的问题 B. TTL与非门不能线与的问题C. TTL与非门不能相或的问题 5已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为A Qn+1 A B. C. ABQn+1说明00
3、Qn保持010置0101置111Qn翻转三、化简下列逻辑函数,写出最简与或表达式:(共20分)1 Y2m(0,1,8,9,10,11)2 Y3见如下卡诺图CDAB 000111100001010111110101100101四、分析设计题 (共 30分) 1四选一数据选择器的功能见下表,要实现Y(A,B,C)m(1,4,6,7)功能,芯片应如何连接,画出电路连接图(需写出必要的解题步骤)(20分)EABCY AB W A EB D0 D1 D2 D3 W1高阻000D0001D1010D2011D3Q1 Q1A CPQ2ACPD Q Q触发器电路如下图所示,试根据CP及输入波形画出输出端Q1
4、、Q2 的波形。设各触发器的初始状态均为“0”(10分)。CPAQ1Q2数字集成电路基础试题二 评分标准一、填空题(共30分。每空2分,第5小题每空1分)1. 正偏; 反偏; P; N。2. 正逻辑; 负或非门。3. 16; 4。4. (100011111)2 ; (11F)16 。5. RS;JK;D;T。6. Y1A B; Y2A B+A B ; Y3AB二、选择题(共 20分。每题4分)(1)C (2) A (3) C (4) B (5) C三、化简下列逻辑函数,写出最简与或表达式(共20分。第1题6分;第2、3题,每题7分)(1) Y1A+B(2) 或 (3) 四、分析设计题 (共 3
5、0分。第1题20分;第2题10分) 1、 2分化简得:Y(A,B,C)A B CA CA B= A B CA B CA B CA B A B CA B CA B 4分而由功能表可得 YA B D0A B D1A B D2A B D3 4分所以 D0CD10Y AB W A EB D0 D1 D2 D3 “1”CD2CD315分图全对5分2、 Q1;Q2的波形各5分。CPAQ1Q2一、 填空题(本题满分20分,共含10道小题,每小题2分)1. 在权电阻网络D/A 转换器中,已知=5V,当输入数字量为时输出电压的大小为( )V。2. TTL与非门多余输入端的处理方法是( ),能实现总线连接方式的门
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 逻辑设计 试题 答案
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内