第6章_时序逻辑电路 课后答案.doc
《第6章_时序逻辑电路 课后答案.doc》由会员分享,可在线阅读,更多相关《第6章_时序逻辑电路 课后答案.doc(12页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、【精品文档】如有侵权,请联系网站删除,仅供学习与交流第6章_时序逻辑电路 课后答案.精品文档.第六章 时序逻辑电路【题 6.3】 分析图P6.3时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。【解】驱动方程: 输出方程:将驱动方程带入JK触发器的特性方程后得到状态方程为:电路能自启动。状态转换图如图A6.3【题 6.5】 分析图P6.5时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。A为输入逻辑变量。【解】驱动方程: 输出方程: 将驱动方程带入JK触发器的特性方程后得到状态方程为:电路的状态转换图如图A6.
2、5【题 6.6】 分析图P6.6时序电路的逻辑功能,画出电路的状态转换图,检查电路能否自启动,说明电路能否自启动。说明电路实现的功能。A为输入变量。【解】驱动方程: 输出方程: 将驱动方程带入JK触发器的特性方程后得到状态方程为:电路状态转换图如图A6.6。A0时作二进制加法计数,A1时作二进制减法计数。【题 6.7】 分析图P6.7时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。【解】驱动方程: 输出方程: 将驱动方程带入JK触发器的特性方程后得到状态方程为:设初态Q1Q3Q2Q1 Q0=0000,由状态方程可得:状态转换图如图A6.7。
3、电路能自启动【题 6.9】试画出用4片74LS194组成16位双向移位寄存器的逻辑图。74LS194的功能表见表6.3.2。【解】见图A6.9【题 6.10】在图P6.10电路中,若两个移位寄存器中的原是数据分别为AAAA=1001, BBBB=0011,试问经过4个CLK信号作用以后两个寄存器中数据如何?这个电路完成什么功能?【解】经过4个时钟信号后,两个寄存器里的数据分别为AAAA1100,BBBB0000。这是一个4位串行加法器电路。CL的初始值设为0。【题 6.11】在图P6.11计数器电路,说明这是多少进制的计数器。十进制计数器74160的功能表见表6.3.4。【解】图P6.11电路
4、为七进制计数器。【题 6.12】在图P6.12计数器电路,画出电路的状态转换图,说明这是多少进制的计数器。十六进制计数器74LS161的功能表6.3.4所示【解】电路的状态转换图如图A6.12。这是一个十进制计数器。【题 6.10】试用4位同步二进制计数器74LS161接成十二进制计数器,标出输入、输出端。可以附加必要的门电路。74LS161的功能表见表6.3.4【解】见图A6.10【题 6.13】试分析图P6.11的计数器在M1和M0时各为几进制。74160的功能表见表6.3.4。【解】M1时为六进制计数器,M0时为八进制计数器。【题 6.15】图P6.15电路时可变进制计数器。试分析当控制
5、变量A为1和0时电路各为几进制计数器。74LS161的功能表见表6.3.4。【解】A1时为十二进制计数器,A0时为十进制计数器。【题 6.16】设计一个可控进制的计数器,当输入控制变量M0时工作在五进制,M时工作在十五进制。请标出计数输入端和进位输出端。【解】见图A6.16。【题 6.17】分析图P6.17给出的计数器电路,画出电路的状态转换图,说明这是几进制计数器。74LS290的电路见图6.3.31。【解】这是一个七进制计数器。电路的状态转换图如图A6.17所示。其中的0110、0111、1110、1111四个状态为过渡状态。【题 6.18】试分析图P6.18计数器电路的分频比(即Y与CL
6、K的频率之比)。74LS161的功能表见表6.3.4。【解】第(1)级74LS161接成了七进制计数器,第(2)级74LS161接成了九进制计数器,两级串接7963进制计数器。故Y的频率与CLK的频率之比为1:63。【题 6.19】图P6.19电路是由两片同步十进制计数器74160组成的计数器,试分析这是多少进制的计数器,两片之间是几进制。74160的功能表见表6.3.4。【解】第(1)片74160接成十进制计数器,第(2)片74160接成了三进制计数器。第(1)片到第(2)片之间为十进制,两片串接组成三十进制计数器。【题 6.20】分析图P6.20给出的电路,说明这是多少进制的计数器,两片之
7、间是多少进制。74LS161的功能表见表6.3.4。【解】在出现0信号以前,两片74LS161均按十六进制计数。即第(1)片到第(2)片为十六进制。当第(1)片计为2,第(2)片计为5时产生0信号,总的进制为5162183 故为八十三进制计数器。【题 6.22】用同步十进制计数器芯片74160设计一个三百六十五进制的计数器。要求各位间为十进制关系。允许附加必要的门电路。74160的功能表见表6.3.4。【解】见图A6.22【题 6.23】设计一个数字钟电路,要求能用七段数码管显示从0时0分0秒到23时59分59秒之间的任一时刻。【解】电路接法可如图A6.23所示。计数器由六片74160组成。第
8、(1)、(2)两片接成六十进制的“秒计数器”,第(1)片为十进制,第(2)片为六进制。第(3)、(4)片为接成六十进制的“分计数器”,接法与“秒计数器”相同。第(5)、第(6)片用整体复位法接成二十四进制计数器,作为“时计数器”。显示译码器由六片7448组成,每片7448用于驱动一只共阴极的数码管BS201A。【题 6.24】图P6.24所示电路是用二十进制优先编码器74LS147和同步十进制计数器74160组成的可控分频器,试说明当输入控制信号A、B、C、D、E、F、G、H、I分别为低电平时由Y端输出的脉冲频率各为多少。已知CP端输入脉冲的频率为10KHz。74LS147的功能表如表4.3.
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第6章_时序逻辑电路 课后答案 时序 逻辑电路 课后 答案
限制150内