实验二---7段数码显示译码器.doc





《实验二---7段数码显示译码器.doc》由会员分享,可在线阅读,更多相关《实验二---7段数码显示译码器.doc(12页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、Four short words sum up what has lifted most successful individuals above the crowd: a little bit more.-author-date实验二-7段数码显示译码器实验二 7段数码显示译码器实验二 7段数码显示译码器【实验目的】1. 设计七段显示译码器,并在实验板上验证2. 学习Verilog HDL文本文件进行逻辑设计输入;3. 学习设计仿真工具的使用方法;【实验内容】1. 实现BCD/七段显示译码器的“ Verilog ”语言设计。说明:7段显示译码器的输入为:IN0IN3共5根, 7段译码器的逻辑
2、表同学自行设计,要求实现功能为:输入“ 015 ”(二进制),输出“ 09F ”(显示数码),输出结果应在数码管(共阴)上显示出来。2. 使用工具为译码器建立一个元件符号3. 设计仿真文件,进行验证。4.编程下载并在实验箱上进行验证。【实验原理】7段数码是纯组合电路,通常的小规模专用IC,如74或4000系列的器件只能作十进制BCD码译码,然而数字系统中的数据处理和运算都是2进制的,所以输出表达都是16进制的。为了满足16进制数的译码显示,利用Verilog译码程序在FPGA/CPLD中来实现。首先要设计一段程序,该程序可用case语句表述方法,根据真值表写出程序。设输入的4位码为IN3:0,
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 实验 数码 显示 译码器

限制150内