2022年2021年6月SOPC助理工程师理论考试试题1.0 .pdf
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《2022年2021年6月SOPC助理工程师理论考试试题1.0 .pdf》由会员分享,可在线阅读,更多相关《2022年2021年6月SOPC助理工程师理论考试试题1.0 .pdf(11页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、中国电子学会嵌入式系统工程师专业技术资格认证考试 SOPC方向试题第 1 页 共 11 页(考试时间: 150 分钟)题号一二三四五总分分数一、选择题(本大题共 15 个小题,每小题 1 分,共 15 分)得分评阅人1、基于 FPGA 的嵌入式系统,下面说法正确的是( D )A只有运行 NiosII软核的 FPGA 系统才是嵌入式系统B基于 FPGA 的嵌入式系统是在FPGA 中运行可配置的软核C基于 FPGA 的嵌入式系统主要特点是运行速度比其他嵌入式系统要快D基于 FPGA 的嵌入式系统是FPGA 最主要的应用方向2、下列不属于 FPGA 应用范围的是( D )A信号处理 B智能应用C手持
2、 PDA D超大屏幕显示3、下列关于软核处理器的说法,正确的是( B )A软核处理器执行VHDL 编写的程序B软核处理器是集成在FPGA 中的模块CNiosII 、Microblaze 、PowerPC 、MIPS都属于软核处理器的范畴DNiosII软核可以修改它的指令和外设4、下列说法正确的是( A )AIP 核可以挂载到不同的总线上B系统中的 IP 核不支持 Veriog HDL 和 VHDL 混合编写C同一个 IP 核在不同的 FPGA 中具有相同的性能D嵌入式软核处理器并不属于IP 核的范畴*5、关于 SOPC 的说法,错误的是( B )ASOPC 的系统中至少包含一个NiosII软核
3、BSOPC 技术包含了嵌入式设计的全部,除了硬件PCB外,还包括处理器和实时多任务操作系统( RTOS )CSOPC 可以体现软硬件协同设计技术D如果 FPGA 中集成了硬核处理器,无论是否使用,系统都属于SOPC 系统(密封线内勿答题)学校专业姓名身份证号(密封线内勿答题)名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 1 页,共 11 页 - - - - - - - - - 中国电子学会嵌入式系统工程师专业技术资格认证考试 SOPC方向试题第 2 页 共 11
4、页6、下列不属于 FPGA 片内资源的是( A )A高速串行收发器 BPLL(数字锁相环)CRAM DFIFO(先进先出)7、下面哪项不属于NiosII软核的可定制性( D )A可以修改基于 NiosII的 IP 核B提高或降低工作频率C增加或取消 MMU (内存管理单元) D自定义 NiosII指令8、关于 FPGA 的配置问题下列说法的正确的是( A )AEPCS16 的容量是 16Mb BFPGA 仅支持 EPCS 配置CFPGA 的配置优先级最高的是EPCS DEPCS 配置 FPGA 属于 PS (被动)方式9、关于 NiosII软核启动过程,下列说法错误的是( D )ANiosII
5、软核的启动过程主要分为FPGA 器件的配置和 NiosII程序的加载BCFI Flash 可以保存 FPGA 的配置文件、 NiosII程序和其他文件数据CFPGA 配置文件( .sof )和 NiosII程序(.elf)都可以保存在EPCS 中D使用 CFI Flash做为 NiosII启动的器件时, FPGA 把配置数据从 CFI Flash读出并加载,然后执行Bootloader把保存的 NiosII程序复制 SDRAM 执行10、下列可以在 FPGA 中稳定运行的是( B )A在设计中同时存在大量同步和异步设计B状态机编码采用二进制码和独热码混合形式C使用很多已经验证好的IP 核,但没
6、有做整体的仿真D有的模块采用时钟上升沿,有的模块采用时钟下降沿11、uC/OS-II 的任务调度策略是( A )A哪个任务的优先级高就先执行哪个任务B高优先级的任务会被低优先级的任务抢占C各自轮流执行一段时间再让出CPU D如果某个任务一直得不到CPU 资源,就会进入等待状态12、在 FPGA 设计中不属于软件硬件协同设计的是( C )AC2H (C to Hardware )硬件加速编译器B难于用软件实现的部分功能用硬件实现C在 C程序中使用自定义外设的函数名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - -
7、 - - - - - - - - - 第 2 页,共 11 页 - - - - - - - - - 中国电子学会嵌入式系统工程师专业技术资格认证考试 SOPC方向试题第 3 页 共 11 页D根据顶层设计要求,合理划分软硬件结构13、在 uC/OS-II 系统中不属于信号量用途的是( D )A共享资源的控制 B用来表示一个事件的发生C实现两个任务之间信息的传递 D实现两个任务的同步14、关于 SystemC和 SystemVerilog的说法正确的是( C )ASystemC适合顶层建模, SystemVerilog适合验证BSystemVerilog适合顶层建模, SystemC适合验证CS
8、ystemVerilog是 Verilog的升级版本DSystemC可以直接转换为RTL代码15、下列关于 uClinux 的说法正确的是( D )AuClinux 是在 linux的基础上裁剪了内核和应用程序库。BuClinux 可以使用 linux的一部分命令CuClinux 由于没有 MMU ,故仅能运行在没有MMU 的处理器上DuClinux 是硬实时的嵌入式操作系统二、判断题(本大题共 10 个小题,每题 1 分,共 10分)得分评阅人1、NiosII处理器是可以配置成16位或 32 位的处理器。( X )2、 Avalon 接口是一个同步协议的接口, 所以 Avalon 总线不能与
9、异步设备连接。( X )3、 在 SOPC 设计中, SDRAM 控制器核与 SDRAM 芯片之间需要 PLL调整时钟相位。 ( )4、ANSI C数据类型不能明确地定义数据的宽度。 ()5、在 SOPC Builder 中 Auto-Assign IRQs能做出最好的 IRQ分配。 ( X )6、在设计时可以将NiosII程序和 FPGA 配置数据同时存放在同一个Flash 中,这就需要一个配置控制器来驱动Flash 输出配置数据以完成FPGA 的配置。 ()7、在 SOPC Builder 中定义 CPU的复位地址在 Flash ,而在 NiosII IDE中程序被连接到Flash之外的存
10、储器,那么elf2flash实用程序将在用户程序前插入一个Boot-copier 。 ( )8、NiosII的定时器计数模式有两种,一种是单次减1,另外一种是连续减1。 ( )9、 通常处理器的异常地址都是固定的, 但是 NiosII处理器的异常地址是可以配置的。( )名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 3 页,共 11 页 - - - - - - - - - 中国电子学会嵌入式系统工程师专业技术资格认证考试 SOPC方向试题第 4 页 共 11 页10
11、、NiosII IDE不能使用 asm/C/C+ 混合编程。( X )三、填空题(本大题共 10 个空,每空 1 分,共 10 分)得分评阅人1、NiosII处理器有三种运行模式: _用户 模式 (User Mode, 超级用户 模式 (Supervisor Mode), 调试 模式 (Debug Mode)。2、CycloneII FPGA 支持串行配置器件的isp 编程,该特性是通过 _ ByteBlaster? II 和 ByteBlaster USB编程电缆 _利用 JTAG接口实现的。3、在 SOPC Builder 中,复位地址的偏移量是0 x00 ,异常地址的偏移量是0 x20
12、。4、根据 Flash是否支持处理器的直接读操作,NiosII 处理的 bootloader分成两种模式:epcs bootloader 、flash bootloader。5、用 uC/OS-II 操作系统实现以太网与轻量IP 功能的时候,以太网的中断号至少是。6、在 NiosII的多处理器系统中,最常用的共享资源是存储器。四、简答题(本大题共 5 个小题,共 38 分)得分评阅人1 、简述 FPGA 稳定性设计原则。( 5 分)一 . 面积与速度折衷原则面积和速度是ASIC 芯片设计中一对相互制约、影响成本和性能的指标,贯穿FPGA 设计的始终。在FPGA 设计中,面积是指一个设计消耗的F
13、PGA 内部逻辑资源的数量,可以用消耗的触发器和查找表的个数或者是等效逻辑门数来衡量;速度是指一个设计在FPGA 上稳定运行时所能达到的最高频率,由设计时序状态决定。关于面积和速度的折衷,应在满足设计时序和工作频率要求的前提下,占用最小的芯片面积;或者在所规定的面积下,使得设计的时序余量最大,能够在更高的频率上稳定运行。通常, 在资源足够的情况下,更多是选择速度的最优,这也是FPGA 的特点。在具体设计中,应根据具体性能指标要求,在保证系统功名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - -
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年2021年6月SOPC助理工程师理论考试试题1.0 2022 2021 SOPC 助理工程师 理论 考试 试题 1.0
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内