2022年级计算机组成原理复习题 .pdf
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《2022年级计算机组成原理复习题 .pdf》由会员分享,可在线阅读,更多相关《2022年级计算机组成原理复习题 .pdf(20页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、1 / 20 计算机组成原理复习题一、选择题:1. 双字节一般指 C )二进制数。 A1 位B32 位C 16 位D8 位2. 在主机中,能对指令进行译码的器件是D )。 A存储器BALU C运算器D控制器3. 若一个数的编码是10000000,它的真值是-127 ,则该编码是D )。 A原码B移码C 补码D反码4. 在 I/O 控制方式中,主要由程序实现的是C )。 APPU方式BDMA 方式C中断方式D通 道方式5. 在浮点数的表示范围中,B )在机器数中不出现,是隐含的。 A阶码B基数C 尾数D符号6. 指令系统采用不同的寻址方式的主要目的是 D )。A提高访问速度B简 化指令译码电路C
2、增加内存容量D扩 大寻址范围7. 若标志寄存器 Z=1 ,表明 C ) A运算结果为负B 运 算结 果 为1 C 运 算 结 果 为0 D运算结果为正8. 寄存器间接寻址方式中,操作数在B )中。A寄存器B存储器C堆栈DCPU 9DMA接口B )。A可以用于主存与主存之间的数据交换B内有中断机制C内有中 断 机 制 , 可 以 处 理 异 常 情 况D 内 无 中 断 机 制10. 计算机主频的周期是指 A )A时钟周期B指令周期C 工作周期D 存取周期11. 运算器是由多种部件组成的,其核心部件是D )。A数据寄存器B累加器C多数转换器 D. 算术逻辑运精选学习资料 - - - - - -
3、- - - 名师归纳总结 - - - - - - -第 1 页,共 20 页2 / 20 算单元12. 使 CPU 与 I/O 设备完全并行工作方式是C )方式。A程序直接传送B中断C通道D 程序查询13. 某计算机字长32 位,存储容量为64KB ,若按照字节编址,它的寻址范围是 。A巨型机 B中型机 C小型机 D微型机15冯诺依曼机工作方式的基本特点是( B 。A多指令流单数据流B按地址访问并顺序执行指令C堆栈操作 D存储器按内容选择地址16CPU 的组成中不包含 ( A 。A存储器 B寄存器 C控制器 D运算器17在定点二进制运算器中,减法运算一般通过( D 来实现。A原码运算的二进制减
4、法器 B补码运算的二进制减法器C补码运算的十进制加法器 D补码运算的二进制加法器18某 RAM芯片,其存储容器为1024K16 位,该芯片的 地址线和数据线数目 分别为 ( A 。A 20 , 16 B 20,4 C 1024 ,4 D1024,16 19在计算机系统中,记录系统运行状态的部件是( D 。A程序计数器 B指令寄存器 C中断寄存器D程序状态字20在主存和 CPU 之间增加 Cache的目的是 ( C 。A增加内存容量 B提高内存的可靠性精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 2 页,共 20 页3 / 20 C解决 CPU与内
5、存之间的速度匹配问题 D 增加内存容量,同时加快存取速度21计算机的存储器采用分级方式是为了( B 。A减少主机箱的体积 B解决容量、价格、速度三者之间的矛盾C为方便保存大量数据 D操作起来更方便22微型机系统中,主机和高速硬盘进行数据交换一般采用( B 方式。A程序中断控制 B 直接存储器访问 (DMA C程序直接控制 D通道控制23. 关于“同步控制”方式的描述正确的是 D )。A.只适用于 CPU 内部的控制 B. 只适用于外围设备的控制C.所有指令执行的时间相同D.由统一时序信号控制的方式24. 某计算机指令平均运算时间是10ns 1ns =10-9s),则该机的平均运算速度是 。A
6、中断源提出请求B 取指周期结束C 执行周期结束D间址周期结束26. 在浮点数表示中,其阶码常采用哪种编码表示 D )。 A. 原码 B.反码 C.补码 D. 移码27. 用 8 位字长的补码 其中 1 位符号位)表示定点小数N,能表示的数值范围是 |N| 1-2-7 28. 以下哪个描述是 错误的 A )A.中断的响应可以发生在一条指令执行完毕后,也可以发生在指令执行过程中精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 3 页,共 20 页4 / 20 B.DMA 方式在数据传输过程中接管了CPU 的总线控制权C.中断的响应次序和其处理次序可以不一
7、致D.程序查询的输入输出控制方式不支持多个设备并行工作29. 在 I/O 的控制方式中,程序查询方式、中断方式和DMA 方式的优先级从低到高的排列次序是。A PC B 地址寄存器C 累加器D ALU 31三种集中式总线控制中,( A 方式对电路故障最敏感。A链式查询B计数器定时查询C独立请求D以上都不对32. 指令周期是指 ( C 。ACPU从主存取出一条指令的时间 BCPU执行一条指令的时间C CPU 从 主 存 取 出 一 条 指 令 加 上 执 行 这 条 指 令 的 时间 D时钟周期时间33 计 算 机 中 表 示 地 址 时 , 采 用 ( D 。A原码; B补码; C反码; D无符
8、号数。34. 计算机的存储系统是指 D )A RAM B ROM C 主存储器 D cache ,主存储器和外存储器35. 若RAM 芯片的容量是 2M*8位,则该芯片引脚中地址线和数据线的数据之和是 是错误的。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 4 页,共 20 页5 / 20 A一个更高级的中断请求一定可以中断另一个中断处理程序的执行;BDMA中有中断机制。CDMA 的数据传送不需CPU 控制; DDMA 和CPU必须分时使用总线;37. 如果 X 为负数,由 X 补求-X 补是将 B )。 A.X 补各值保持不变 B. X补连同符
9、号位一起各位变反,未位加 1 C.X 补除符号位外,各位变反,未位加1 D. X补符号位变反,其它各位不变38. 在按字节编址的存储器中,每个编址单元中存放 码 是 美 国 信 息 交 换 标 准 代 码 。A. ASC B. CRC C. BCD D. ABC 40 将 十进 制 数 转换 成 十 六 进制 数 : 16A. 20 B. 1E C. 2E D. 30 41. 主设备是: ( C 。A 发送数据的模块 B接收数据的模块C控制总线使用权的模块 D发出总线请求的模块42. 在取指周期中,是按照 。ACPU内部的通用寄存器 B.外围设备中的一个寄存器 C. 内存储单元中的一个存储单元
10、 D.以上都对44直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是( C 。A 直 接 、 立 即 、 间 接B 直 接 、 间 接 、 立 即C 立 即 、 直 接 、 间 接D 立 即 、 间 接 、 直 接45 存 放 下 一 条 欲 执 行 指 令 的 地 址 的 寄 存 器 是 ( B 。AMAR BPC CMDRDIR 二、填空题:1. 数值连同符号在计算机中的编码表示称之为该数据的机器数) ,其原来的数值称为 真值)。2. 机器字长为 32 位,存储容量为1MB ,若按字编址访问,其地址线需要 18)条。38 位二进制定点小数补码所能表示的十进制数范围是1)至127)
11、,前者的二进制补码表示为1.0000000),后者的二进制补码表示为 0.1111111)。4CPU 中,保存当前正在执行的指令的寄存器为指令寄存器 IR),保存下一条指令地址的寄存器为程序计数器 PC ),保存 CPU 访存地址的寄存器为 地址寄存器 AR )。5采用双符号位的方法进行溢出检测时,若运算结果中两个符号位不相同 ),则表明发生了溢出;若结果的符号位位01),表示发生正溢出;若为 10),表示发生负溢出。6一条指令通常分为 操作码)和 地址码) 两部分。7定点运算器主要完成对纯小数)数据与 纯整数) 数据的算术和逻辑运算。精选学习资料 - - - - - - - - - 名师归纳
12、总结 - - - - - - -第 6 页,共 20 页7 / 20 8. 设字长8 位含 1 位符号位 ),真值X=-1011,则 X 原=1,0001011)。9. 在 CPU 的状态寄存器中,常设置以下状态位: 零)标志位 Z), 负)标志位 N), 和。10CPU响应中断时要保护现场,包括对断点) 和通用寄存器和状态寄存器 )的保护,前者通过 中断隐指令)实现,后者可通过 中断服务程序)实现。11运算器的技术指标一般用主频 )和字长)表示。12高速缓存是设在 CPU )和主存)之间的一种存储器,主要是为了解决两者之间的速度)不匹配。13计算机软件可以分为 系统)软件和应用软件。财务软件
13、属于应用)软件,杀毒软件属于 系统)软件。 1 14在计算机术语中,将运算器、控制器合在一起,称为中央处理器),而将 CPU )和存储器合在一起,成为主机)。15磁表面存储器主要技术指标有存储密度 ),存储容量 ),平均存取时间,数据传输率。16. 总线按照使用的范围可分为三类:片内)总线是指芯片内部的总线,一般是单总线结构。系统总线是指计算机各部件 )之间的信息传输线,一般是三总线结构:地址总线、数据总线、控制 )总线。通信)总线是指计算机系统之间或与其它系统之间的信息传输线。17. 在 CPU与主存之间插入高速缓存,系统的运行速度不仅没有降低,反而大大提高,主要原因是程序访问的局部性原理
14、)。18.CPU 与主存、高速缓存之间进行数据交换的单位是字),主存与高速缓存之间进行数据交换的单位是块)。19. 一次中断处理过程可简单地归纳为中断请求、中断判优、中断响应)、 中断服务)、中断返回5 个阶段。20.I/O端口是接口中的一些寄存器 ),可分别存放数据信息、地址信息、 控制信息 ),相应的端口分别称为数据端口、地址端口、控制端口) 。三、解释常用英文代号的中文意思1.PC 2.IR 3.ALU 4.MAR 5.MDR 6.MIPS 7.CU 8.CPU 9.SRAM 10.DRAM 精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 7
15、 页,共 20 页8 / 20 11.CACHE 12.DMA 13.RISC 14.CISC 15.OP 16.PSW 17.INTR 18.SP 19.PUSH 20.POP 21.DACK 22.DREQ 23.INTA 24.BUS 25.Flash MEMORY 26.CD-ROM 27.EEPROM 28.ACC 29.CS 30.I/O 答:1 程序计数器 2 指令寄存器 3 算术逻辑单元 4 存储器地址寄存器 5 存储器数据寄存器 6 每秒百万条指令 7 控制单元 8 中央处理器 9 静态随机存储器 10 动态随机存储器11 高速缓冲存储器 12 直接存储器访问 13 精简指令
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年级计算机组成原理复习题 2022 年级 计算机 组成 原理 复习题
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内