数字电路2-4译码器设计.doc





《数字电路2-4译码器设计.doc》由会员分享,可在线阅读,更多相关《数字电路2-4译码器设计.doc(15页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、!-目 录1 绪论11.1设计背景12 电路分析22.1 2-4功能分析22.2 2-4译码器逻辑图33 系统建模与仿真43.1 建模43.2 仿真波形54 仿真结果分析85 小结与体会9参考文献10!-1 绪论1.1设计背景在数字系统中,经常需要将一中代码转换为另一种代码,以满足特定的需求,完成这种功能的电路称为码转化电路。译码器就属于其中一种。而译码就是编码的逆过程,它的功能是将具有特定含义的二进制码转换成对应的有效输出信号,具有译码功能的的逻辑电路称为译码器。而2-4译码器是唯一地址译码器,是将一系列的代码转换成与之一一对应有效的信号。常用于计算机中对存储单元地址的译码,因此,设计2-4
2、译码器具有很强的现实意义。1.2 matlab简介MATLAB是由美国mathworks公司发布的主要面对科学计算、可视化以及交互式程序设计的高科技计算环境。它将数值分析、矩阵计算、科学数据可视化以及非线性动态系统的建模和仿真等诸多强大功能集成在一个易于使用的视窗环境中,为科学研究、工程设计以及必须进行有效数值计算的众多科学领域提供了一种全面的解决方案,并在很大程度上摆脱了传统非交互式程序设计语言(如C、Fortran)的编辑模式,代表了当今国际科学计算软件的先进水平。它主要由MATLAB和Simulink两大部分组成。本设计主要采用simulink进行设计与仿真。Simulink是MATLA
3、B最重要的组件之一,它提供一个动态系统建模、仿真和综合分析的集成环境。在该环境中,无需大量书写程序,而只需要通过简单直观的鼠标操作,就可构造出复杂的系统。Simulink具有适应面广、结构和流程清晰及仿真精细、贴近实际、效率高、灵活等优点,并基于以上优点Simulink已被广泛应用于控制理论和数字信号处理的复杂仿真和设计。同时有大量的第三方软件和硬件可应用于或被要求应用于Simulink。掌握这个软件的应用具有十分重要的意义。2 电路分析2.1 2-4译码器功能分析2-4译码器有2个输入端,4个输出端和一个使能端。在使能端为有效电平时,对应每一组输入代码,只有其中一个输出端为有效电平,其余输出
4、端则为相反电平。输出信号可以是高电平有效,也可以是低电平有效。具体来说,2输入变量,A1 ,A0共有4种不同状态组合,因而译码器有4个输出信号 Y0Y3并且输出为低电平有效,其真值表如表1所示表1 2-4译码器真值表输入输出EA0 A1 Y0Y1Y2Y310000X0011X 010110111110111110111111另外设置了使能控制器 E,当其为1时,无论A1, A0为何种状态输出全为1,译码器处于非工作状态。而当E为0时,对应的A1, A0的某种状态组合,其中只有一个输出为0,其余各输出量均为1.例如,A1 A0=00,输出Y0为0,Y0Y3均为1.由此可见,2-4译码器是通过输出
5、端的逻辑电平以识别不同的代码。而根据此,可写出其各输出端的逻辑表达式 Y0=EA1A0 (1) Y1=EA1A0 (2)Y2= EA1 A0 (3)Y3=EA1A0 (4)2.2 2-4译码器逻辑图由上面的分析可得2-4译码器的逻辑图图2 2-4译码器逻辑图3 系统建模与仿真3.1 建模 在了解2-4译码器逻辑图与表达式后,可在simulink中建立模型并仿真。首先对应电路的原理框图,利用框图在simulink的mdl文件里画出原理图,调整原理图里的每个模型的参数,使之符合所需的要求。再进行连线, 开始仿真,在scope和fft scope里面看波形是否符合预想标准。2-4译码器的仿真模型如图
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 译码器 设计

限制150内