2022年计算机组成原理本科生期末试题 .pdf
《2022年计算机组成原理本科生期末试题 .pdf》由会员分享,可在线阅读,更多相关《2022年计算机组成原理本科生期末试题 .pdf(33页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、1 / 33 本科生期末试卷(一)一、选择题(每小题1 分,共 15 分)1从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于()计算机。 A 并行 B 冯诺依曼 C 智能 D 串行2某机字长 32 位,其中 1 位表示符号位。若用定点整数表示,则最小负整数为()。 A -(231-1) B -(230-1) C -(231+1) D -(230+1) 3以下有关运算器的描述,()是正确的。A 只做加法运算B 只做算术运算C 算术运算与逻辑运算D 只做逻辑运算4 EEPROM 是指()。 A 读写存储器B 只读存储器C 闪速存储器D 电擦除可编程只读存储器5常用的虚拟
2、存储系统由()两级存储器组成,其中辅存是大容量的磁表面存储器。 A cache- 主存 B 主存 - 辅存 C cache- 辅存 D 通用寄存器 -cache 6 RISC 访内指令中,操作数的物理位置一般安排在()。A 栈顶和次栈顶B 两个主存单元C 一个主存单元和一个通用寄存器 D 两个通用寄存器7当前的 CPU由()组成。A 控制器 B 控制器、运算器、cacheC 运算器、主存D 控制器、 ALU 、主存8流水 CPU是由一系列叫做“段”的处理部件组成。和具备m个并行部件的CPU相比,一个m段流水 CPU的吞吐能力是()。A 具备同等水平B 不具备同等水平C 小于前者 D 大于前者9
3、在集中式总线仲裁中,()方式响应时间最快。 A 独立请求 B 计数器定时查询 C 菊花链10 CPU中跟踪指令后继地址的寄存器是()。 A 地址寄存器B 指令计数器C 程序计数器 D 指令寄存器11从信息流的传输速度来看,()系统工作效率最低。 A 单总线B 双总线 C 三总线 D 多总线12单级中断系统中,CPU一旦响应中断,立即关闭()标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。 A 中断允许 B 中断请求 C 中断屏蔽 D DMA请求13安腾处理机的典型指令格式为()位。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第
4、 1 页,共 33 页2 / 33 A 32 位 B 64 位 C 41 位 D 48 位14下面操作中应该由特权指令完成的是()。A 设置定时器的初值B 从用户模式切换到管理员模式C 开定时器中断 D 关中断15下列各项中,不属于安腾体系结构基本特征的是()。A 超长指令字 B 显式并行指令计算C 推断执行 D 超线程二、填空题(每小题2 分,共 20 分)1字符信息是符号数据,属于处理()领域的问题,国际上采用的字符系统是七单位的()码。2按 IEEE754 标准,一个32 位浮点数由符号位S(1 位)、阶码E(8 位)、尾数M (23 位)三个域组成。其中阶码E的值等于指数的真值()加上
5、一个固定的偏移值()。3双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用()并行技术,后者采用()并行技术。4虚拟存储器分为页式、()式、()式三种。5安腾指令格式采用5 个字段:除了操作码(OP )字段和推断字段外,还有3 个 7 位的()字段,它们用于指定()2 个源操作数和1 个目标操作数的地址。6 CPU从内存取出一条指令并执行该指令的时间称为(),它常用若干个()来表示。 7安腾 CPU中的主要寄存器除了128 个通用寄存器、 128 个浮点寄存器、 128 个应用寄存器、 1 个指令指针寄存器(即程序计数器)外,还有64 个()和 8 个()。8衡量总线性能的重要指标
6、是(),它定义为总线本身所能达到的最高传输速率,单位是()。9 DMA控制器按其结构,分为()DMA 控制器和()DMA 控制器。前者适用于高速设备,后者适用于慢速设备。10 64 位处理机的两种典型体系结构是()和()。前者保持了与IA-32 的完全兼容,后者则是一种全新的体系结构。三、简答题(每小题8 分,共 16 分)1 CPU中有哪几类主要寄存器,用一句话回答其功能。2指令和数据都用二进制代码存放在内存中,从时空观角度回答CPU如何区分读出的代码是指令还是数据。四、计算题( 10分)设 x=-15 ,y=+13,数据用补码表示,用带求补器的阵列乘法器求出乘积xy,并用十进制数乘法进行验
7、证。五、证明题( 12分)精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 2 页,共 33 页3 / 33 用定量分析方法证明多模块交叉存储器带宽大于顺序存储器带宽。六、分析题( 12分)图 1 所示的系统中, A、B、C、D四个设备构成单级中断结构,它要求CPU 在执行完当前指令时转向对中断请求进行服务。现假设: TDC为查询链中每个设备的延迟时间; TA、TB、TC、TD分别为设备A、B、C、D的服务程序所需的执行时间; TS、TR分别为保存现场和恢复现场所需的时间;主存工作周期为TM中断批准机构在确认一个新中断之前,先要让即将被中断的程序的一
8、条指令执行完毕。试问:在确保请求服务的四个设备都不会丢失信息的条件下,中断饱和的最小时间是多少?中断极限频率是多少?七、设计题( 15分) 某计算机有图2 所示的功能部件,其中M为主存,指令和数据均存放在其中,MDR 为主存数据寄存器,MAR 为主存地址寄存器,R0R3为通用寄存器,IR 为指令寄存器, PC为程序计数器(具有自动加 1 功能), C、D为暂存寄存器, ALU为算术逻辑单元,移位器可左移、右移、直通传送。将所有功能部件连接起来,组成完整的数据通路,并用单向或双向箭头表示信息传送方向。画出“ADD R1 ,(R2)”指令周期流程图。该指令的含义是将R1中的数与( R2)指示的主存
9、单元中的数相加,相加的结果直通传送至 R1中。若另外增加一个指令存贮器,修改数据通路,画出的指令周期流程图。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 3 页,共 33 页4 / 33 本科生期末试卷(二)一、选择题(每小题1 分,共 15 分)1冯诺依曼机工作的基本方式的特点是()。A 多指令流单数据流B 按地址访问并顺序执行指令C 堆栈操作 D 存贮器按内容选择地址2在机器数()中,零的表示形式是唯一的。 A 原码 B 补码 C 移码 D 反码3在定点二进制运算器中,减法运算一般通过()来实现。A 原码运算的二进制减法器B 补码运算的二进制
10、减法器C 原码运算的十进制加法器 D 补码运算的二进制加法器4某计算机字长32 位,其存储容量为256MB ,若按单字编址,它的寻址范围是()。 A 0 64MB B 0 32MB C 0 32M D 0 64M 5主存贮器和CPU之间增加 cache 的目的是()。A 解决 CPU和主存之间的速度匹配问题B 扩大主存贮器容量C 扩大 CPU中通用寄存器的数量 D 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量6单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用()。A 堆栈寻址方式 B 立即寻址方式 C 隐含寻址方式 D 间接寻址方式7同步控制是()。精选学
11、习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 4 页,共 33 页5 / 33 A 只适用于 CPU控制的方式B 只适用于外围设备控制的方式C 由统一时序信号控制的方式 D 所有指令执行时间都相同的方式8描述 PCI 总线中基本概念不正确的句子是()。A PCI 总线是一个与处理器无关的高速外围设备B PCI 总线的基本传输机制是猝发式传送C PCI 设备一定是主设备 D 系统中只允许有一条PCI 总线9 CRT 的分辨率为10241024 像素,像素的颜色数为256,则刷新存储器的容量为()。 A 512KB B 1MB C 256KB D 2MB
12、10为了便于实现多级中断,保存现场信息最有效的办法是采用()。 A 通用寄存器 B 堆栈 C 存储器 D 外存11特权指令是由()执行的机器指令。 A 中断程序 B 用户程序 C 操作系统核心程序 D I/O程序12虚拟存储技术主要解决存储器的()问题。 A 速度 B 扩大存储容量 C 成本 D 前三者兼顾13引入多道程序的目的在于()。A 充分利用 CPU ,减少等待CPU时间B 提高实时响应速度C 有利于代码共享,减少主辅存信息交换量 D 充分利用存储器14 64 位双核安腾处理机采用了()技术。 A 流水 B 时间并行 C 资源重复 D 流水 +资源重复15在安腾处理机中,控制推测技术主
13、要用于解决()问题。A 中断服务B 与取数指令有关的控制相关精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 5 页,共 33 页6 / 33 C 与转移指令有关的控制相关 D 与存数指令有关的控制相关二、填空题(每小题2 分,共 20 分)1在计算机术语中,将ALU控制器和()存储器合在一起称为()。2数的真值变成机器码可采用原码表示法,反码表示法,()表示法,()表示法。3广泛使用的()和()都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。4反映主存速度指标的三个术语是存取时间、()和()。5形成指令地址的方法称为指令寻址,通常
14、是()寻址,遇到转移指令时()寻址。6 CPU从()取出一条指令并执行这条指令的时间和称为()。7 RISC 指令系统的最大特点是:只有()指令和()指令访问存储器,其余指令的操作均在寄存器之间进行。8微型机的标准总线,从带宽132MB/S的 32 位()总线发展到64 位的()总线。9 IA-32表示()公司的()位处理机体系结构。10安腾体系机构采用显示并行指令计算技术,在指令中设计了()字段,用以指明哪些指令可以()执行。三、简答题(每小题8 分,共 16 分)1简述 64 位安腾处理机的体系结构主要特点。2画出分布式仲裁器的逻辑示意图。四、计算题( 10分)已知 x=-0.01111
15、,y=+0.11001, 求: x补,-x补,y补,-y补; x+y,x-y,判断加减运算是否溢出。五、设计题( 12分)用 2M 8 位的 SRAM 芯片,设计 8M 32 位的 SRAM 存储器。六、分析题( 12分)参见图 1,这是一个二维中断系统,请问:在中断情况下, CPU和设备的优先级如何考虑?请按降序排列各设备的中断优先级。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 6 页,共 33 页7 / 33 若 CPU现执行设备C的中断服务程序,IM2,IM1,IM0的状态是什么?如果CPU执行设备 H的中断服务程序, IM2,IM1,I
16、M0的状态又是什么?每一级的 IM 能否对某个优先级的个别设备单独进行屏蔽?如果不能,采取什么方法可达到目的?若设备 C 一提出中断请求,CPU立即进行响应,如何调整才能满足此要求?七、设计题( 15分) 图 2 所示为双总线结构机器的数据通路,IR 为指令寄存器, PC为程序计数器(具有自增功能), M为主存(受R/W# 信号控制), AR为地址寄存器, DR为数据缓冲寄存器,ALU由加、减控制信号决定完成何种操作,控制信号G控制的是一个门电路。另外,线上标注有小圈表示有控制信号,例中 yi表示 y 寄存器的输入控制信号,R1o为寄存器 R1的输出控制信号,未标字符的线为直通线,不受控制。“
17、ADDR2,R0 ”指令完成 (R0)+(R2)R0的功能操作,画出其指令周期流程图,假设该指令的地址已放入 PC中。并在流程图每一个CPU周期右边列出相应的微操作控制信号序列。若将(取指周期)缩短为一个CPU周期,请先画出修改数据通路,然后画出指令周期流程图。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 7 页,共 33 页8 / 33 本科生期末试卷(三)一、选择题(每小题1 分,共 15 分)1下列数中最小的数是()。 A (101001)2 B (52)8 C (101001)BCD D (233)162某 DRAM 芯片,其存储容量为5
18、128 位,该芯片的地址线和数据线的数目是()。 A 8 ,512 B 512 ,8 C 18 ,8 D 19 ,8 3在下面描述的汇编语言基本概念中,不正确的表述是()。A 对程序员的训练要求来说,需要硬件知识 B 汇编语言对机器的依赖性高C 用汇编语言编写程序的难度比高级语言小D 汇编语言编写的程序执行速度比高级语言慢4交叉存储器实质上是一种多模块存储器,它用()方式执行多个独立的读写操作。 A 流水 B 资源重复 C 顺序 D 资源共享5寄存器间接寻址方式中,操作数在()。 A 通用寄存器 B 主存单元 C 程序计数器 D 堆栈6机器指令与微指令之间的关系是()。A 用若干条微指令实现一
19、条机器指令B 用若干条机器指令实现一条微指令C 用一条微指令实现一条机器指令D 用一条机器指令实现一条微指令7描述多媒体CPU基本概念中,不正确的是()。A 多媒体 CPU是带有 MMX 技术的处理器B MMX是一种多媒体扩展结构C MMX指令集是一种多指令流多数据流的并行处理指令精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 8 页,共 33 页9 / 33 D 多媒体 CPU是以超标量结构为基础的CISC机器8在集中式总线仲裁中,()方式对电路故障最敏感。 A 菊花链 B 独立请求 C 计数器定时查询9流水线中造成控制相关的原因是执行()指令而
20、引起。 A 条件转移 B 访内 C 算逻 D 无条件转移10 PCI 总线是一个高带宽且与处理器无关的标准总线。下面描述中不正确的是()。A 采用同步定时协议 B 采用分布式仲裁策略C 具有自动配置能力 D 适合于低成本的小系统11下面陈述中,不属于外围设备三个基本组成部分的是()。 A 存储介质 B 驱动装置 C 控制电路 D 计数器12中断处理过程中,()项是由硬件完成。 A 关中断 B 开中断 C 保存 CPU 现场 D 恢复 CPU现场13 IEEE1394 是一种高速串行I/O 标准接口。以下选项中,()项不属于IEEE1394的协议集。 A 业务层 B 链路层 C 物理层 D 串行
21、总线管理14下面陈述中,()项属于存储管理部件MMU 的职能。 A 分区式存储管理 B 交换技术 C 分页技术15 64 位的安腾处理机设置了四类执行单元。下面陈述中,()项不属于安腾的执行单元。A 浮点执行单元 B 存储器执行单元C 转移执行单元 D 定点执行单元二、填空题(每小题2 分,共 20 分)1定点 32 位字长的字,采用2 的补码形式表示时,一个字所能表示的整数范围是()。2 IEEE754 标准规定的64 位浮点数格式中,符号位为1 位,阶码为11 位,尾数为 52 位,则它能表示的最大规格化正数为()。3浮点加、减法运算的步骤是()、()、()、()、()。4某计算机字长32
22、 位,其存储容量为64MB ,若按字编址,它的存储系统的地址线至少需要()条。5一个组相联映射的Cache,有 128 块,每组 4 块,主存共有16384 块,每块 64 个字,则主存地址共()位,其中主存字块标记应为()位,组地址应为()位, Cache地址共()位。6 CPU从主存取出一条指令并执行该指令的时间叫(),它通常包含若干个(),而后者又包含若干个()。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 9 页,共 33 页10 / 33 7某中断系统中,每抽取一个输入数据就要中断CPU一次,中断处理程序接收取样的数据,并将其保存到主存
23、缓冲区内。该中断处理需要X 秒。另一方面,缓冲区内每存储N个数据,主程序就将其取出进行处理,这种处理需要Y秒,因此该系统可以跟踪到每秒()次中断请求。8在计算机系统中,多个系统部件之间信息传送的公共通路称为()。就其所传送信息的性质而言,在公共通路上传送的信息包括()、()、()。9在虚存系统中,通常采用页表保护、段表保护和键保护方法实现()保护。10安腾体系结构采用推测技术,利用()推测方法和()推测方法提高指令执行的并行度。三、简答题(每小题8 分,共 16 分)1列表比较 CISC处理机和 RISC 处理机的特点。2简要列出 64 位的安腾处理机体系结构的主要特点。四、计算题( 12分)
24、有两个浮点数N1=2j1S1,N2=2j2S2,其中阶码用4 位移码、尾数用8 位原码表示(含1 位符号位)。设 j1=(11)2,S1=(+0.0110011)2,j2=(-10)2,S2=(+0.1101101)2,求 N1+N2,写出运算步骤及结果。五、设计题( 12分)机器字长 32 位,常规设计的物理存储空间32M ,若将物理存储空间扩展到256M ,请提出一种设计方案。六、分析题( 10分) 某机的指令格式如下所示 X 为寻址特征位: X=00:直接寻址; X=01:用变址寄存器RX1寻址; X=10:用变址寄存器RX2寻址; X=11:相对寻址设(PC)=1234H,(RX1)=
25、0037H,(RX2)=1122H (H 代表十六进制数),请确定下列指令中的有效地址:4420H2244H1322H3521H七、分析设计题(15分)图 1 为某机运算器框图,BUS1BUS3为 3 条总线,期于信号如a、h、LDR0LDR3、S0S3等均为电位或脉冲控制信号。分析图中哪些是相容微操作信号?哪些是相斥微操作信号?采用微程序控制方式,请设计微指令格式,并列出各控制字段的编码表。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 10 页,共 33 页11 / 33 本科生期末试卷(四)一、选择题(每小题1 分,共 15 分)1运算器的核
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年计算机组成原理本科生期末试题 2022 计算机 组成 原理 本科生 期末 试题
限制150内