Zigbee学习知识重点.doc
.-第1章 Zigbee概述1、Zigbee是一种新兴的短距离、低速率无线网络技术,主要用于近距离无线连接。2、Zigbee的特点是功耗低、成本低、时延短、网络容量大、可靠安全。3、常见的Zigbee芯片有CC243X系列、MC1322X系列和CC253X系列。4、常见的Zigbee协议栈有非开源(msstatePAN)协议栈、开源(freakz)协议栈和半开源(Zstack)协议栈。5、Zigbee软件开发平台包括IAR、Zigbee Sniffer、物理地址修改软件以及其它辅助软件。 6、Zigbee硬件开发平台采用Altium Designer进行设计。7、简述Zigbee的定义。答:Zigbee是一种近距离、低复杂度、低功耗、低成本的双向无线通讯技术。主要用于距离短、功耗低且传输速率不高的各种电子设备之间,进行数据传输(包括典型的周期性数据、间歇性数据和低反应时间数据)的应用。( Zigbee的基础是IEEE802.15.4,但是IEEE802.15.4仅处理低级的MAC(媒体接入控制协议)层和物理层协议,Zigbee联盟对网络层协议和应用层进行了标准化。)8、 简述无线传感器网络与Zigbee之间的关系。答:从协议标准来讲:目前大多数无线传感器网络的物理层和MAC层都采用IEEE802.15.4协议标准。IEEE802.15.4描述了低速率无线个人局域网的物理层和媒体接入控制协议(MAC层),属于IEEE802.15.4工作组。而Zigbee技术是基于IEEE802.15.4标准的无线技术。从应用上来讲:Zigbee适用于通信数据量不大,数据传输速率相对较低,成本较低的便携或移动设备。这些设备只需要很少的能量,以接力的方式通过无线电波将数据从一个传感器传到另外一个传感器,并能实现传感器之间的组网,实现无线传感器网络分布式、自组织和低功耗的特点。9、 Zigbee技术特点:低功耗 、低成本 、大容量 、可靠 、时延短 、灵活的网络拓扑结构。第2章 Zigbee技术原理1、Zigbee协议分为物理层、MAC层、网络层和应用层,其中物理层和MAC层由IEEE802.15.4定义。2、Zigbee有三种网络拓扑结构,分别是星型、树型和网状型。3、物理层定义了物理无线信道和与MAC层之间的接口,提供物理层数据服务和物理层管理服务。4、MAC层提供MAC层数据服务和MAC层管理服务,并负责数据成帧。5、网络层负责拓扑结构的建立和维护网络连接。6、Zigbee的应用层由应用支持子层(APS)、Zigbee设备对象、Zigbee应用框架(AF)、Zigbee设备模板和制造商定义的应用对象等组成。7、简述MAC层帧的一般结构。答:MAC帧,即MAC协议数据单元(MPDU),是由一系列字段按照特定的顺序排列而成的。设计目标是在保持低复杂度的前提下实现在噪声信道上的可靠数据传输。MAC层帧结构分为一般格式和特定格式。一般格式:三部分,MAC帧头(MHR)、MAC有效载荷、MAC帧尾(MFR)。特定格式:信标帧、数据帧、确认帧和命令帧。(MAC帧头部分由帧控制字段和帧序号字段组成;MAC有效载荷由地址信息和特定帧的有效载荷组成,MAC有效载荷的有效长度与特定帧类型有关;MAC帧尾是校验序列FCS)。8、 简述Zigbee网络层的功能。答:Zigbee网络层主要实现网络的建立、路由的实现以及网络地址的分配。Zigbee网络层不同功能由不同的设备完成。其中Zigbee网络中的设备有三种类型:协调器、路由器和终端节点,分别实现不同的功能 :协调器具有建立新网络的能力 ;协调器或路由器具备允许设备加入网络或者离开网络、为设备分配网络内部的逻辑地址、建立和维护邻居表等功能 ;终端节点只需要有加入或离开网络的能力即可。9、Zigbee技术是一种低速数据传输速率的无线个域网,网络的基本成员称为设备。按照各自作用分为:协调器节点、路由器节点和终端节点。协调器:整个网络的中心 功能为建立、维持和管理网络,分配网络地址。路由器:路由发现、消息传输、允许其他节点通过它接入到网络 。终端节点:数据采集或控制,不允许其他节点通过它加入到网络中 。10、 Zigbee网络分为4层,从下向上分别为物理层、MAC层、网络层和应用层。其中物理层和MAC层由IEEE802.15.4标准定义,合称IEEE802.15.4通信层;网络层和应用层由Zigbee联盟定义。11、 Zigbee网络协议体系结构:应用层包括三部分:应用支持子层、Zigbee设备对象和厂商定义的应用对象。网络层提供保证IEEE802.15.4 MAC层正确工作的能力,并为应用层提供合适的服务接口,包括数据服务接口和管理服务接口。IEEE802.15.4 通信层(MAC层和物理层)。12、 数据服务接口的作用:一是为应用支持子层的数据添加适当的协议头以便产生网络协议数据单元;而是根据路由拓扑结构,把网络数据单元发送到通信链路的目的地址设备或通信链路的下一跳地址。管理服务接口的作用:提供的服务包括配置新设备、常建新网络、设备请求加入或者离开网络;允许Zigbee协调器或路由器请求设备离开网络、寻址、路由发现等功能。13、 IEEE802.15.4规范满足国际标准组织(ISO)开放系统互联(OSI)参考模式,它定义了Zigbee的物理层和MAC层。14、 物理层所负责的功能:工作频段的分配、信道的分配、为MAC层提供数据服务和为MAC层提供管理服务。15、 物理层功能:数据的发送与接收、物理信道的能量检测、射频收发器的激活与关闭、空闲信道评估、链路质量指示、物理层属性参数的获取与设置。16、 MAC层负责无线信道的使用方式,它们是构建Zigbee协议底层的基础。其功能如下:CSMA/CA访问信道 ;PAN的建立和维护;支持PAN网络的关联和解除关联;协调器产生网络信标帧普通设备根据信标帧与协调器同步 ;处理和维护保证GTS;在两个对等MAC实体间提供可靠链路。17、 MAC层服务规范,MAC层包括MAC层管理服务(MLME)和数据服务(MCPS)。MAC管理服务可以提供调用MAC层管理功能的服务接口,同时还负责维护MAC PAN信息库;MAC数据服务可以提供调用MAC公共部分子层(MCPS)提供的的数据服务接口,为网络层数据添加协议头,从而实现MAC层帧数据 。18、 CSMA/CA机制实际是在发送数据帧之前对信道进行预约,以免造成信道碰撞问题。CSMA/CA提供两种方式来对无线信道共享访问,其工作流程如下:送出数据前,监听信道的使用情况,维持一段时间后,再等待一段随机的时间后信道依然空闲,送出数据 ;送出数据前,先送一段小小的请求传送RTS报文给目标端,等待目标端回应CTS报文后才开始传送 。19、 MAC子层具体功能:CSMA/CA机制、PAN的建立和维护、关联和解除关联、信标帧。20、 Zigbee网络层的主要作用:负责网络的建立、允许设备加入或离开网络、路由的发现和维护 。21、 网络层内部由两部分组成,分别是网络层数据实体(NLDE)和网络层管理实体(NLME)。网络层数据实体通过访问服务接口NLDE-SAP为上层提供数据服务 ;网络层管理实体通过访问服务接口NLME-SAP为上层提供网络层的管理服务,另外还负责维护网络层信息库。22、 网络层协议数据单元(NPDU)即网络层帧的结构 ,在Zigbee网络协议中定义了两种类型的帧结构,即网络层数据帧和网络层命令帧。23、 Zigbee的应用层由应用支持子层(APS)、Zigbee设备对象、Zigbee应用框架(AF)、Zigbee设备模板和制造商定义的应用对象等组成。24、 Zigbee设备中应用对象驻留的环境称为应用框架(Application Framework,英文简称AF)。在应用框架中,应用程序可以通过APSDE-SAP发送、接收数据,通过“设备对象公共接口”实现应用对象的控制与管理。应用支持子层数据服务接口(APSDE-SAP)提供的数据服务包括数据传输请求、确认、指示等原语 。25、 每个Zigbee设备都与一个特定的模板有关,这些模板定义了设备的应用环境、设备类型以及用于设备间通信的簇,比如应用环境为智能家居,那么就可以建立一个智能家居的模板。不过Zigbee模板不是随意定义的,它们的定义,由Zigbee联盟负责。Zigbee联盟定义了三种模板分别为Zigbee协议栈模板、ZigbeePRO模板以及特定网络模板,在Zstack协议栈中使用了这三种模板 。26、 协议模板 Zigbee有三种类型的模板可以按使用限制分为:私有、公开和共用。每个模板都有一个模板标识符,此标识符必须是唯一的 27、 单个的Zigbee设备可以支持多个模板,提供定义的簇标识符和设备描述符。这些簇标识符和端点标识符通过设备地址和端点地址来实现实现:设备地址:包含有IEEE地址和短地址的无线收发装置 ;端点地址:设备中的不同应用端点号代表。一个设备中最多可以有240个端点 。28、 功能描述 :Zigbee应用框架的功能可以简单概括为组合事务、接收和拒绝 。29、 Zigbee设备对象(ZDO)使用应用支持子层(APS)和网络层提供的服务实现Zigbee协调器、路由器和终端设备的功能。ZDO的功能包括:初始化应用支持子层、网络层和其他Zigbee设备层;汇聚来自端点应用的信息,以实现设备和服务发现、网络管理、绑定管理、安全管理、节点管理等功能。30、 Zigbee网络中的设备类型有三种:协调器、路由器和终端节点,每一种的设备的设备对象行为都不同。第3章 Zigbee硬件设计1、原理图设计基本要求:规范、清晰、准确、易读。2、在硬件设计过程中根据功能和性能需求制定合适的方案,选取合适的CPU及外围元件3、Zigbee硬件分为三部分,即CC2530核心板、协调器底板和路由器底板。4、协调器底板集成了LED、LCD、RS232、电源接口、JTAG接口、蜂鸣器、时钟模块、按键以及传感器模块。5、路由器底板集成了LED、电源接口、JTAG接口、蜂鸣器、按键以及传感器模块。6、简述对CPU进行选型时需要注意的事项。答:1性价比高;2容易开发;3可扩展性好 。7、 简述低功耗设计的注意事项。答:选择低功耗器件;去除不必要的器件;选择合适的电源;综合考虑所以器件的工作电压范围;利用器件本身特性降低功耗。8、 Zigbee的硬件设计,主要内容包括硬件设计规则及注意事项、Zigbee节点硬件总体设计、Zigbee节点低功耗设计,其中: 硬件设计规则及注意事项主要包括需求分析、元器件选型以及设计的基本原则 ;硬件总体设计分别介绍Zigbee核心板、Zigbee协调器底板和路由器底板;主要讲解在低功耗设计过程中所要考虑的问题以及需要注意的事项。 9、 原理图设计的一般过程包括以下几个方面:确定需求、确定核心CPU、参考成功案例、对外围器件的选型、设计基本原则。10、 在PCB设计中,布线是完成产品设计的重要步骤 。11、 路由器底板的电源有两种供电方式,外接电源供电和电池供电。外接电源供电和协调器底板完全相同,不同的是电池供电,电池采用两节1.5V的五号电池串联得到3.0V电压为路由器底板进行供电。第4章 CC2530基础开发1、CC2530外设包括I/O引脚、ADC、DMA、串口等。2、CC2530包括3个8位输入/输出(I/O)端口,分别是P0、P1和P2。3、CC2530的ADC支持多达14位的模拟数字转换,具有多达12位的有效数字位。它包括一个模拟多路转换器,具有多达8个各自可配置的通道,一个参考电压发生器。4、CC2530的8051CPU有四个不同的存储空间,分别为CODE、DATA、XDATA和SFR5、CC2530内置一个存储器直接存取(DMA)控制器,可以用来减轻8051CPU内核传送数据操作的负担,从而实现在高校利用电源的条件下的高性能。6、CC2530具有USART0和USART1串行通信接口,能够分别运行于异步URAT模式或者同步SPI模式。7、定时器1是一个独立的16位定时器,支持典型的定时/计数功能,五个独立的捕获/比较通道。8、定时器3和定时器4是两个8位定时器。每个定时器有两个独立的比较通道,每个通道上使用一个I/O引脚。9、MAC定时器即定时器2,主要用于802.15.4CSMA/CA算法定时,为IEEE802.15.4MAC层提供一般的计时功能。10、睡眠定时器用于设置系统进入和退出低功耗睡眠模式之间的周期。11、简述CC2530de增强型8051内核与标准的8051微控制器相比有什么不同。答:CC2530的“增强型8051内核”与“标准的8051微控制器”相比,除了速度改进之外,使用时要注意以下两点:内核代码:CC2530的“增强型8051”内核的“目标代码”兼容“标准8051”内核的“目标代码”,即CC2530的8051内核的“目标代码”可以使用“标准8051”的编译器或汇编器进行编译。微控制器:由于CC2530的“增强型8051”内核使用了不同于“标准8051”的指令时钟,因此“增强型8051”在编译时与“标准8051”代码编译时略有不同,例如“标准8051”的微控制器包含的“外设单元寄存器”的指令代码在CC2530的“增强型8051”不能正确运行。12、CC2530芯片特征:高性能、低功耗的8051微控制器内核。适应2.4GHz IEEE802.15.4的RF收发器。极高的接收灵敏度和抗干扰性。32KB/64KB/128KB/256KB闪存。8KB SRAM,具备各种供电方式下的数据保持能力。强大的DMA功能。只需极少的外接元件,即可形成一个简单应用系统。只需一个晶振,即可满足网状型网络系统的需要。低功耗,主动模式RX(CPU空闲);主动模式TX(CPU空闲);供电模式1(4us唤醒);供电模式2(睡眠定时器运行);供电模式3(外部中断);宽电源电压范围(2V-3.6V)。硬件支持CSMA/CA。支持数字化的接收信号强度指示器/链路质量指示(RSSI/LQI)。具有8路输入8位14位ADC。高级加密标准AES协处理器。具有看门狗和2个支持多种串行通信协议的USART。1个通用的16位定时器和2个8位定时器,1个IEEE802.15.4 MAC定时器。21个通用I/O引脚。13、 CC2530内部模块大致分为三种类型:CPU和内存相关的模块;外设、时钟和电源管理模块;射频相关模块。CPU和内存相关的模块:CC2530CPU;存储器以及映射(CC2530的物理存储器、存储空间、映射和存储器仲裁)。14、映射就是将CC2530的物理存储器映射到其存储空间上,有两个作用:方便DMA访问存储设备;可在CODE区执行FLASH或SRAM中的代码。映射的两种形式:CODE存储器映射(功能:一是将FLASH映射至CODE存储空间;二是执行来自SRAM的代码(将SRAM映射至CODE存储空间);XDATA存储器映射。15、首先要解决存储空间不对称的问题 :CC2530将FLASH存储器分为几个bank,每个bank的大小是32KB。对于CC2530F256设备来说,它有8个bank,分别为bank0bank7。通过操作寄存器FMAP.MAP2:0来控制将哪个编号的bank映射到CODE区域。16、 XDATA包含了所有物理存储器的映射,包括8KB的SRAM存储器、XREG、SFR、信息页面和FLASH存储器 。17、 存储器仲裁 :主要功能是解决CPU与DMA访问所有物理存储器(除了CPU内部寄存器)之间的冲突问题。当CPU和DMA之间发生冲突时,“存储器仲裁”停止CPU或DMA的总线 。18、 存储器仲裁主要有两个寄存器:存储器仲裁控制寄存器MEMCTR和闪存区映射寄存器FMAP,这两个寄存器用于控制存储器子系统的各个方面 。19、 CC2530软件开发平台使用IAR;IAR对CC2530编程操作提供了良好的C语言支持 ;CC2530编程包括头文件、运行库以及中断编程等。 20、 CC2530的CPU寄存器与标准的8051的CPU寄存器相同,都包括8组寄存器R0R7、程序状态字PSW、累加器ACC、B寄存器和堆栈指针SP等 。CC2530的CPU指令与标准的8051的指令集相同 。21、 CC2530的中断系统是为了让CPU对内部或外部的突发事件及时地作出响应,并执行相应的中断程序。中断由中断源引起,中断源由相应的寄存器来控制。当需要使用中断时,需配置相应的中断寄存器来开启中断,当中断发生时将跳入中断服务函数中执行此中断所需要处理的事件 。22、 CC2530有18个中断源,每个中断源都可以产生中断请求,中断请求可以通过设置中断使能SFR寄存器的中断使能位IEN0、IEN1或IEN2使能或禁止中断。23、 中断优先级将决定中断响应的先后顺序,在CC2530中分为六个中断优先组,即IPG0IPG5,每一组中断优先组中有三个中断源 。中断优先组的优先级设定由寄存器IP0和IP1来设置。CC2530的优先级有4级,即03级,其中0级的优先级最低,3级的优先级最高。如果同时收到相同优先级或同一优先级组中的中断请求时,将采用轮流检测顺序来判断中断优先级别的响应 。24、 中断处理过程 :中断发生时,CC2530硬件自动完成以下处理:中断申请:中断源向CPU发出中断请求信号(中断申请一般需要在程序初始化中配置相应的中断寄存器开启中断) ;中断响应:CPU检测中断申请,把主程序中断的地址保存到堆栈,转入中断向量入口地址 ;中断处理:按照中断向量中设定好的地址,转入相应的中断服务程序 ;中断返回:中断服务程序执行完毕后,CPU执行中断返回指令,把堆栈中保存的数据从堆栈弹出,返回原来程序 。25、 在中断函数编写中,当程序进入中断服务程序之后,需要执行以下几个步骤 :将对应的中断关掉(不是必须的,需要根据具体情况来处理);如果需要判断具体的中断源,则根据中断标志位进行判断(例如所有I/O中断共用1个中断向量,需要通过中断标志区分是哪个引脚引起的中断);清中断标志(不是必须的,CC2530中中断发生后由硬件自动清中断标志位);处理中断事件,此过程要尽可能的少耗时;最后如果在第一步中关闭了相应的中断源,需要在退出中断服务程序之前打开对应的中断。26、 CC2530包括3个8位输入/输出(I/O)端口,分别是P0、P1和P2。其中P0和P1有8个引脚,P2有5个引脚,共21个数字I/O引脚 ,具有以下功能:通用I/O;外设I/O;外部中断源输入口;弱上拉输入或推拉输出 。27、 在设置I/O口的中断时必须要将其设置为输入状态,通过外部信号的上升或下降沿触发中断。通用I/O的所有的外部中断共用一个中断向量,根据中断标志位来判断是哪个引脚发生中断。28、 通用I/O中断寄存器有三类:中断使能寄存器、中断状态标志寄存器和中断控制寄存器 29、 中断使能寄存器IENx(其中x为0,1,2)。IENx寄存器包括三个八位寄存器:IEN0、IEN1和IEN2。IENx中断主要是配置总中断和P02端口的使能 。(IEN1.P0 IE:P0端口中断使能。IEN2.P1 IE:P1端口中断使能。IEN2.P2 IE:P2端口中断使能。)30、 中断配置,为了使能任一中断,应该采取以下步骤:设置需要发生中断的I/O口为输入方式。清除中断标志,即将需要设置中断的引脚所对应的寄存器PxIFG状态标志位置0。设置具体的I/O引脚中断使能,即设置中断的引脚所对应的寄存器PxIEN的中断使能位为1。设置I/O口的中断触发方式。设置寄存器IEN1和IEN2中对应引脚的端口的中断使能位为1。设置IEN0中的EA位为1使能全局中断。编写中断服务程序。31、 整个P0口可作为ADC使用,因此可以使用多达8个ADC输入引脚。此时P0引脚必须配置为ADC输入。APCFG寄存器(ADC模拟外设I/O配置寄存器)可以配置P0的某个引脚为一个ADC输入,且相应的位必须设置为1 。32、 串口:USART0和USART1均有两种模式,分别是异步UART模式或同步SPI模式,并且每种模式下所对应的外设引脚有两种,即外设位置1和外设位置2 。P2SEL.PRI3P1和P2SEL.PRI0P1为端口1指派外设优先顺序,当两者都设置为0时,USART0优先 。33、 定时器1:PERCFG.T1CFG用于设置定时器1是使用外设位置1还是外设位置2,定时器1的外设信息对应如下 :0:通道0捕获/比较引脚。1:通道1捕获/比较引脚;2:通道2捕获/比较引脚;3:通道3捕获/比较引脚;4:通道4捕获/比较引脚。34、 定时器 3:PERCFG.T3CFG用于设置定时器3是使用外设位置1还是外设位置2。(0:通道0比较引脚;1:通道1比较引脚。)35、 CC2530共有四个振荡器,它们为系统时钟提供时钟源 。(2MHz外部晶振、16MHz内部RC振荡器、32KHz外部晶振和32KHz内部RC振荡器。其中32MHz晶振和16MHz内部RC振荡器是两个高频振荡器;32KHz晶振和32KHz内部RC振荡器是两个低频振荡器 )36、 CC2530内部有一个内部系统时钟和一个主时钟。37、 CC2530的供电模式有五种:主动模式、空闲模式、PM1、PM2和PM3。38、 CC2530的复位源有5个,这5个复位源分别是:强制RESET_N输入引脚为低电平复位,这一复位经常用于复位按键;上电复位,在设备上电期间提供正确的初始化值。布朗输出复位,只能运行在1.8V数字电压,此复位是通过布朗输出探测器来进行的。布朗输出探测器在电压变化期间检测到的电压低于布朗输出探测器所规定的最低电压电压时,导致复位;看门狗定时复位,当使能看门狗定时器,且定时器溢出时产生复位;时钟丢失复位,此复位条件是通过时钟丢失探测器来进行的。时钟丢失探测器用于检测时钟源,当时钟源损坏时,系统自动使能时钟丢失探测器,导致复位。39、 CC2530在复位之后初始状态如下 :I/O引脚配置为带上拉的输入;CPU程序计数器在0x0000,并且程序从这个地址开始;所有外设寄存器初始化为各自复位值;看门狗定时器禁用;时钟丢失探测器禁用。40、 USART0和USART1是串行通信接口,两个USART具有同样的功能,可以分别运行于异步UART模式和同步SPI模式 。41、 异步UART模式: UART模式提供异步串行接口,在UART模式中,有2种接口选择方式:2线接口和4线接口。(2线接口,即使用RXD、TXD 。4线接口,即使用引脚RXD、TXD、RTS和CTS)42、 UART模式的操作具有以下特点:8位或者9位负载数据。奇校验、偶校验或者无奇偶校验。配置起始位和停止位。配置LSB(最低有效位)或者MSB(最高有效位)首先传送。独立收发中断。独立收发DMA触发。奇偶校验和帧校验出错状态。43、 串口初始化:选择工作时钟。选择串口外设备用位置。初始化I/O口。设置波特率。44、 SPI模式:在SPI模式中,USART通过3线接口或者4线接口与外部系统通信。接口包含引脚MOSI、MISO、SCK和SS_N。当UxCSR.MODE设置为0时,选中SPI模式。SPI模式包含下列特征:3线或者4线SPI接口。主和从模式。可配置的SCK极性和相位。可配置的LSB或MSB传送。45、 每个USART都有两个中断:RX完成中断和TX完成中断。46、 DMA:CC2530内置一个存储器直接存取(DMA)控制器。该控制器可以用来减轻8051CPU内核传送数据时的负担,有效降低功耗。CPU做初始化工作后,DMA控制器就可以将数据从相关外设传送到存储器。CC2530的DMA控制器协调所有的DMA传送,确保DMA请求和CPU访问存储器之间按照优先等级协调合理的进行。DMA控制器含有若干个可编程的DMA通道,用来实现存储器与存储器之间的数据传送,即DMA控制器通过访问整个XDATA存储空间来进行存储器与外设之间的数据传输。 47、 使用DMA可以在CPU在休眠状态下使外部设备之间传送数据,从而降低各系统的能耗,因此DMA的操作能够减轻CPU的负担。DMA控制器的主要特点如下: 具有5个独立的DMA通道。具有3个可以配置的DMA通道优先级。具有31个可以配置的传送触发事件。数据传输的源地址和目标地址可独立控制。具有单独传送、数据块传送和重复传送3种数据传送模式。数据传输长度可变。既可以工作在字模式,又可以工作在字节模式。 48、 DMA有5个通道,即DMA通道04。每个DMA通道能够从DMA存储器空间的一个位置传送数据到另一个位置,比如从XDATA的XREG到RAM。 49、 DMA配置参数:源地址、目标地址、传送地址、可变长度设置、优先级、DMA优先级、触发事件、源地址和目标增量、传送模式、字节传送或字传送、中断屏蔽、模式8设置。50、 ADC:CC2530的ADC支持多达14位的模拟数字转换,具有多达12位的有效数字位。它包括一个模拟多路转换器,具有多达8个各自可配置的通道,一个参考电压发生器。转换结果通过DMA写入存储器。51、 ADC特征:可选的抽取率,设置了712位的分辨率。8个独立的输入通道,可接收单端或差分信号。参考电压可选为内部单端、外部单端、外部差分或AVDD5。产生中断请求。转换结束时的DMA触发。温度传感器输入。电池测量功能。52、 ADC的输入是通过端口0来实现的。输入引脚AIN0-AIN7是连接到ADC的。ADC输入有两种配置:单端输入和差分输入 。ATEST寄存器ADC的转换分为ADC序列转换和ADC单个转换。ADC执行一系列的转换,并把转换结果通过DMA移动到存储器,不需要任何CPU的干预 53、 定时器:CC2530有4个定时器:定时器14,另外还有一个睡眠定时器,和定时器2配合使用,可以使CC2530进入低功耗模式。54、 定时器1是一个独立的16位定时器,支持典型的定时/计数功能,有5个独立的捕获/比较通道。每个通道使用一个I/O引脚。定时器1的功能 :5个捕获/比较通道。上升沿、下降沿或任何边沿的输入捕获。设置、清除或切换输出比较。自由运行、模计数或正计数/倒计数操作。可被1,8,32或128整除的时钟分频器。在每个捕获/比较和最终计数上生成中断请求。DMA触发功能。55、 时器2主要用于为IEEE802.15.4 CSAM/CA算法提供定时,并且为IEEE802.15.4 MAC层提供一般的计时功能。当定时器2和睡眠定时器一起使用时,即使系统进入低功耗模式也会提供定时功能,此时时钟速度必须设置为32MHz,并且必须使用一个外部32KHz XOSC获得精确结果。定时器2的主要特征如下 :16位定时器正计数提供的符号/帧周期。可变周期可精确到31.25ns。2*16位定时器比较功能。24位溢出计数。2*24位溢出计数比较功能。帧开始界定符(英文简称SFD)捕捉功能,即在无线模块的帧开始界定符的状态变高时捕获。定时器启动/停止同步于外部32KHz时钟,并且由睡眠定时器提供定时。比较和溢出产生中断。具有DMA触发功能。通过引入延迟可调整定时器值。56、 定时器3和定时器4是是两个8位定时器,每个定时器有两个独立的比较通道。每个通道上使用一个I/O引脚。定时器3和定时器4的特征如下 :两个捕获/比较通道。设置、清除或切换输出比较。时钟分频器,可以被1,2,4,8,16,32,64,128整除。在每次捕获/比较和最终计数时间发生时产生中断请求。DMA触发功能。57、 计数器有三种操作模式:自由运行计数器、模计数器或正计数/倒计数运行。通过两个8位的SFR读取16位的计数器值:T1CNTH和T1CNTL,分别包含高位字节和低位字节 。58、 睡眠定时器用于设置系统进入和退出低功耗休眠模式之间的周期。睡眠定时器还用于当进入低功耗模式时,维持定时器2的定时。睡眠定时器的主要功能如下:24位的正计数定时器,运行在32KHz的时钟频率。24位的比较器,具有中断和DMA触发功能。24位捕获。 59、 定时器2包括一个16位定时器,在每个时钟周期递增。计数器值可从寄存器T2M1:T2M0中读,当读T2M0寄存器时,T2M1的内容是锁定的。因此必须总是首先读T2M0。60、 定时器2中断:六个中断源;定时器溢出。定时器比较1。定时器比较2。溢出计数溢出。溢出计数比较1。溢出计数比较2。61、 定时器3有4种操作模式:自由运行模式。倒计数模式。模计数器模式。正/倒计数模式。第5章 无线射频与MAC层1、RF内核控制无线电模块,在MCU和无线电之间提供一个接口,可以发出命令、读取状态和自动对无线电事件排序。2、可以通过SFR寄存器RFD访问TXFIFO和RXFIFO,当写入RFD寄存器时,数据被写入TXFIFO;当读取RFD寄存器时,数据从RXFIFO中读出。3、CC2530数据帧的基本结构由三部分构成:同步头、需要传输的数据以及帧尾。4、IEEE802.15.4采用CSMA/CA机制来避免数据冲突。5、IEEE802.15.4的数字高频调制使用2.4G直接序列扩频技术。6、简述RF内核各部分的功能。答:RF内核控制无线射频模块,并且在MCU和无线电之间提供一个接口,可以发出命令,读取状态和自动对无线电事件排序。RF内核包括以下几部分:无线电控制状态模块(FSM)、调制器,解调器、帧过滤和源匹配、频率合成器(FS)、命令选通处理器,定时器2(MAC定时器) 。1)FSM模块的主要功能包括控制RF收发器的状态、发送和接收FIFO,以及大部分动态受控的模拟信号,比如模拟模块的上电/掉电 2)调制器:将原始数据转换为I/Q(同相/正交)信号发送到发送器DAC,并且遵守IEEE802.15.4标准 3)解调器:负责从收到的信号中检索无线数据。解调器的振幅信息由自动增益控制使用,自动增益控制调整模拟LAN的增益,使接收器内的信号水平大约是个常量。4)帧过滤和源匹配:其功能是支持RF内核中的FSM模块来执行帧过滤和源地址匹配。5)频率合成器:其功能是为RF信号产生载波。6)命令选通处理器:处理CPU所发出的命令。它包含一个24字节的程序存储器,可以自动执行CSMA/CA机制。7)无线电RAM:为发送TXFIFO和接收RXFIFO分别分配128字节的FIFO,为帧过滤和源匹配存储参数保留128字节。8)定时器2(MAC定时器):用于为无线电事件计时,以捕获输入数据包的时间戳,这一定时器在睡眠模式下也保持计数。7、直接操作寄存器实现数据的发送和接受的弊端。答:1)不能指定接收者,即一个接收设备可以接收任何一个发送者发来的数据。2)当发送者比较多时会出现信道碰撞问题。3)不能建立个域网。8、CC2530无线射频的工作涉及到CPU两个中断向量:RFERR中断和RF中断。9、RFERR中断其功能是表示无线射频的错误情况,无线射频内核错误表现为RF TX RFIO下溢或RX FIFO溢出,通过控制SFR寄存器的IEN0.RFERRIE位使能。并且在TCON.RFERRIF保存了RFERR中断标志位(即是否发生中断);RF中断其功能是数据发送和接收中断。RF中断是上升沿触发的,通过控制SFR寄存器的IEN2.RFIE位使能,并且在S1CON.RFIF保存了RFIF中断标志位。10、 RF内核的两个中断源(RFERR和RF),是RF内核中若干中断源的组合,其中每个单独的中断源在RF内核中有自己的中断屏蔽寄存器(RF中断屏蔽寄存器RFIRQM0、RF中断屏蔽寄存器RFIRQM1、RF错误中断屏蔽寄存器RFERRM )和中断标志寄存器(RFIRQF0、RFIRQF1、错误中断标志寄存器RFIERRF)。11、 FIFO访问:CC2530发送或接收数据是通过FIFO操作来进行的。FIFO访问可以分为TXFIFO访问和RXFIFO访问,其操作都是通过SFR寄存器的RFD操作进行。当写入RFD寄存器时,数据被写入到TXFIFO,当读取数据RFD寄存器时,数据从RXFIFO中读出。 12、 RXFIFO访问:RXFIFO存储器区域位于地址0x6000到0x607F,一共128字节,在XREG存储区域中是可以访问的。RXFIFO可以保存一个或多个收到的帧,只要总字节数不大于128字节。有两种方式确定RXFIFO中的字节数:读RFD寄存器 、读RXFIFOCNT寄存器 。13、 CC2530射频的发送过程:发送器的控制、帧的处理。14、 TX控制:在帧处理和报告状态下,无线电有许多内置的功能,这些功能可精确控制输出帧的时序。在设置TX和RX的过程中可以通过寄存器来设置,且必须在TX和RX中同时设置 。15、 CC2530数据帧的基本结构如下:同步头、需要传输的数据、帧尾。16、 需要传输的数据:1)LEN(帧长度域):帧长度域用于确定要发送多少个字节。2)MAC帧:MAC帧包括MHR(MAC帧头)和MAC负载两部分,是来自与MAC层的数据。3)当发送了SFD,调制器开始从TXFIFO读数据,首先读帧长度域,然后是MHR(MAC帧头)和MAC负载。 17、 数据帧的产生:1)CC2530射频部分产生并自动传输物理层的同步头,包括帧引导序列和帧开始界定符(SFD)。2)通过射频部分传输帧长度域和指定的字节数,包括MAC帧头和MAC负载。3)通过操作寄存器计算并自动传输帧尾(FSC)。18、 RX控制:一般接收数据是通过接收中断来处理的,在发送数据完成之后,首先要打开接收中断,接收中断是通过寄存器RFIRQM0的第6位RXPKTDONE和IEN2寄存器的第0位来控制的 。19、 当CC2530的射频模块接收到一个数据帧时执行以下操作 :1)移除同步头:由CC2530射频硬件部分检测和移除收到的PHY同步头(帧引导序列和SFD)。2)接收数据帧:通过操作寄存器接收帧长度域规定的字节数,(包括MHR和MAC负载)。3)帧过滤:通过操作寄存器可以实现帧过滤功能,拒绝接收目标不明确的数据帧。4)匹配源地址:包括多达24个短地址的表,或12个扩展IEEE地址。源地址存储在无线电RAM中。5)自动FCS检查:通过操作寄存器可以选择把自动检查的结果和其它状态值(RSSI、LQI和源匹配结果)填入接收到的帧中。6)具有正确时序的自动确认传输:可以通过操作寄存器且正确设置帧未决位,基于源地址匹配和FCS校验的结果 。20、 CSMA/CA选通处理器提供控制CPU和无线射频模块之间的通信。CSMA/CA选通处理器通过SFR寄存器RFST以及XREG寄存器和CPU通信。本书中采用RFST寄存器和CPU进行通信。21、 IEEE802.15.4的数字高频调制使用2.4G直接序列扩频技术。 直接序列扩频(Direct Sequence Spread Spectrum)工作方式,简称直扩方式(DSSS方式)。22、 DSSS是直接用伪噪声序列对载波进行调制,要传送的数据信息需要经过信道编码后,进行调制。23、 在接收机收到发射信号后,首先通过解调以便能够及时恢复出数据信息,完
收藏
编号:2559121
类型:共享资源
大小:111.02KB
格式:DOC
上传时间:2020-04-20
8
金币
- 关 键 词:
-
zigbee
学习
知识
重点
- 资源描述:
-
.-
第1章 Zigbee概述
1、Zigbee是一种新兴的短距离、低速率无线网络技术,主要用于近距离无线连接。
2、Zigbee的特点是功耗低、成本低、时延短、网络容量大、可靠安全。
3、常见的Zigbee芯片有CC243X系列、MC1322X系列和CC253X系列。
4、常见的Zigbee协议栈有非开源(msstatePAN)协议栈、开源(freakz)协议栈和半开源(Zstack)协议栈。
5、Zigbee软件开发平台包括IAR、Zigbee Sniffer、物理地址修改软件以及其它辅助软件。
6、Zigbee硬件开发平台采用Altium Designer进行设计。
7、简述Zigbee的定义。
答:Zigbee是一种近距离、低复杂度、低功耗、低成本的双向无线通讯技术。主要用于距离短、功耗低且传输速率不高的各种电子设备之间,进行数据传输(包括典型的周期性数据、间歇性数据和低反应时间数据)的应用。
( Zigbee的基础是IEEE802.15.4,但是IEEE802.15.4仅处理低级的MAC(媒体接入控制协议)层和物理层协议,Zigbee联盟对网络层协议和应用层进行了标准化。)
8、 简述无线传感器网络与Zigbee之间的关系。
答:从协议标准来讲:目前大多数无线传感器网络的物理层和MAC层都采用IEEE802.15.4协议标准。IEEE802.15.4描述了低速率无线个人局域网的物理层和媒体接入控制协议(MAC层),属于IEEE802.15.4工作组。而Zigbee技术是基于IEEE802.15.4标准的无线技术。
从应用上来讲:Zigbee适用于通信数据量不大,数据传输速率相对较低,成本较低的便携或移动设备。这些设备只需要很少的能量,以接力的方式通过无线电波将数据从一个传感器传到另外一个传感器,并能实现传感器之间的组网,实现无线传感器网络分布式、自组织和低功耗的特点。
9、 Zigbee技术特点:低功耗 、低成本 、大容量 、可靠 、时延短 、灵活的网络拓扑结构。
第2章 Zigbee技术原理
1、Zigbee协议分为物理层、MAC层、网络层和应用层,其中物理层和MAC层由IEEE802.15.4定义。
2、Zigbee有三种网络拓扑结构,分别是星型、树型和网状型。
3、物理层定义了物理无线信道和与MAC层之间的接口,提供物理层数据服务和物理层管理服务。
4、MAC层提供MAC层数据服务和MAC层管理服务,并负责数据成帧。
5、网络层负责拓扑结构的建立和维护网络连接。
6、Zigbee的应用层由应用支持子层(APS)、Zigbee设备对象、Zigbee应用框架(AF)、Zigbee设备模板和制造商定义的应用对象等组成。
7、简述MAC层帧的一般结构。
答:MAC帧,即MAC协议数据单元(MPDU),是由一系列字段按照特定的顺序排列而成的。设计目标是在保持低复杂度的前提下实现在噪声信道上的可靠数据传输。MAC层帧结构分为一般格式和特定格式。
一般格式:三部分,MAC帧头(MHR)、MAC有效载荷、MAC帧尾(MFR)。
特定格式:信标帧、数据帧、确认帧和命令帧。
(MAC帧头部分由帧控制字段和帧序号字段组成;MAC有效载荷由地址信息和特定帧的有效载荷组成,MAC有效载荷的有效长度与特定帧类型有关;MAC帧尾是校验序列FCS)。
8、 简述Zigbee网络层的功能。
答:Zigbee网络层主要实现网络的建立、路由的实现以及网络地址的分配。Zigbee网络层不同功能由不同的设备完成。其中Zigbee网络中的设备有三种类型:协调器、路由器和终端节点,分别实现不同的功能 :协调器具有建立新网络的能力 ;协调器或路由器具备允许设备加入网络或者离开网络、为设备分配网络内部的逻辑地址、建立和维护邻居表等功能 ;终端节点只需要有加入或离开网络的能力即可。
9、Zigbee技术是一种低速数据传输速率的无线个域网,网络的基本成员称为设备。按照各自作用分为:协调器节点、路由器节点和终端节点。
协调器:整个网络的中心 功能为建立、维持和管理网络,分配网络地址。
路由器:路由发现、消息传输、允许其他节点通过它接入到网络 。
终端节点:数据采集或控制,不允许其他节点通过它加入到网络中 。
10、 Zigbee网络分为4层,从下向上分别为物理层、MAC层、网络层和应用层。其中物理层和MAC层由IEEE802.15.4标准定义,合称IEEE802.15.4通信层;网络层和应用层由Zigbee联盟定义。
11、 Zigbee网络协议体系结构:应用层包括三部分:应用支持子层、Zigbee设备对象和厂商定义的应用对象。网络层提供保证IEEE802.15.4 MAC层正确工作的能力,并为应用层提供合适的服务接口,包括数据服务接口和管理服务接口。IEEE802.15.4 通信层(MAC层和物理层)。
12、 数据服务接口的作用:一是为应用支持子层的数据添加适当的协议头以便产生网络协议数据单元;而是根据路由拓扑结构,把网络数据单元发送到通信链路的目的地址设备或通信链路的下一跳地址。
管理服务接口的作用:提供的服务包括配置新设备、常建新网络、设备请求加入或者离开网络;允许Zigbee协调器或路由器请求设备离开网络、寻址、路由发现等功能。
13、 IEEE802.15.4规范满足国际标准组织(ISO)开放系统互联(OSI)参考模式,它定义了Zigbee的物理层和MAC层。
14、 物理层所负责的功能:工作频段的分配、信道的分配、为MAC层提供数据服务和为MAC层提供管理服务。
15、 物理层功能:数据的发送与接收、物理信道的能量检测、射频收发器的激活与关闭、空闲信道评估、链路质量指示、物理层属性参数的获取与设置。
16、 MAC层负责无线信道的使用方式,它们是构建Zigbee协议底层的基础。其功能如下:CSMA/CA访问信道 ;PAN的建立和维护;支持PAN网络的关联和解除关联;协调器产生网络信标帧普通设备根据信标帧与协调器同步 ;处理和维护保证GTS;在两个对等MAC实体间提供可靠链路。
17、 MAC层服务规范,MAC层包括MAC层管理服务(MLME)和数据服务(MCPS)。
MAC管理服务可以提供调用MAC层管理功能的服务接口,同时还负责维护MAC PAN信息库;MAC数据服务可以提供调用MAC公共部分子层(MCPS)提供的的数据服务接口,为网络层数据添加协议头,从而实现MAC层帧数据 。
18、 CSMA/CA机制实际是在发送数据帧之前对信道进行预约,以免造成信道碰撞问题。CSMA/CA提供两种方式来对无线信道共享访问,其工作流程如下:送出数据前,监听信道的使用情况,维持一段时间后,再等待一段随机的时间后信道依然空闲,送出数据 ;送出数据前,先送一段小小的请求传送RTS报文给目标端,等待目标端回应CTS报文后才开始传送 。
19、 MAC子层具体功能:CSMA/CA机制、PAN的建立和维护、关联和解除关联、信标帧。
20、 Zigbee网络层的主要作用:负责网络的建立、允许设备加入或离开网络、路由的发现和维护 。
21、 网络层内部由两部分组成,分别是网络层数据实体(NLDE)和网络层管理实体(NLME)。
网络层数据实体通过访问服务接口NLDE-SAP为上层提供数据服务 ;网络层管理实体通过访问服务接口NLME-SAP为上层提供网络层的管理服务,另外还负责维护网络层信息库。
22、 网络层协议数据单元(NPDU)即网络层帧的结构 ,在Zigbee网络协议中定义了两种类型的帧结构,即网络层数据帧和网络层命令帧。
23、 Zigbee的应用层由应用支持子层(APS)、Zigbee设备对象、Zigbee应用框架(AF)、Zigbee设备模板和制造商定义的应用对象等组成。
24、 Zigbee设备中应用对象驻留的环境称为应用框架(Application Framework,英文简称AF)。在应用框架中,应用程序可以通过APSDE-SAP发送、接收数据,通过“设备对象公共接口”实现应用对象的控制与管理。应用支持子层数据服务接口(APSDE-SAP)提供的数据服务包括数据传输请求、确认、指示等原语 。
25、 每个Zigbee设备都与一个特定的模板有关,这些模板定义了设备的应用环境、设备类型以及用于设备间通信的簇,比如应用环境为智能家居,那么就可以建立一个智能家居的模板。不过Zigbee模板不是随意定义的,它们的定义,由Zigbee联盟负责。Zigbee联盟定义了三种模板分别为Zigbee协议栈模板、ZigbeePRO模板以及特定网络模板,在Zstack协议栈中使用了这三种模板 。
26、 协议模板 Zigbee有三种类型的模板可以按使用限制分为:私有、公开和共用。每个模板都有一个模板标识符,此标识符必须是唯一的
27、 单个的Zigbee设备可以支持多个模板,提供定义的簇标识符和设备描述符。这些簇标识符和端点标识符通过设备地址和端点地址来实现实现:设备地址:包含有IEEE地址和短地址的无线收发装置 ;端点地址:设备中的不同应用端点号代表。一个设备中最多可以有240个端点 。
28、 功能描述 :Zigbee应用框架的功能可以简单概括为组合事务、接收和拒绝 。
29、 Zigbee设备对象(ZDO)使用应用支持子层(APS)和网络层提供的服务实现Zigbee协调器、路由器和终端设备的功能。ZDO的功能包括:初始化应用支持子层、网络层和其他Zigbee设备层;汇聚来自端点应用的信息,以实现设备和服务发现、网络管理、绑定管理、安全管理、节点管理等功能。
30、 Zigbee网络中的设备类型有三种:协调器、路由器和终端节点,每一种的设备的设备对象行为都不同。
第3章 Zigbee硬件设计
1、原理图设计基本要求:规范、清晰、准确、易读。
2、在硬件设计过程中根据功能和性能需求制定合适的方案,选取合适的CPU及外围元件
3、Zigbee硬件分为三部分,即CC2530核心板、协调器底板和路由器底板。
4、协调器底板集成了LED、LCD、RS232、电源接口、JTAG接口、蜂鸣器、时钟模块、按键以及传感器模块。
5、路由器底板集成了LED、电源接口、JTAG接口、蜂鸣器、按键以及传感器模块。
6、简述对CPU进行选型时需要注意的事项。
答:1性价比高;2容易开发;3可扩展性好 。
7、 简述低功耗设计的注意事项。
答:选择低功耗器件;去除不必要的器件;选择合适的电源;综合考虑所以器件的工作电压范围;利用器件本身特性降低功耗。
8、 Zigbee的硬件设计,主要内容包括硬件设计规则及注意事项、Zigbee节点硬件总体设计、Zigbee节点低功耗设计,其中: 硬件设计规则及注意事项主要包括需求分析、元器件选型以及设计的基本原则 ;硬件总体设计分别介绍Zigbee核心板、Zigbee协调器底板和路由器底板;主要讲解在低功耗设计过程中所要考虑的问题以及需要注意的事项。
9、 原理图设计的一般过程包括以下几个方面:确定需求、确定核心CPU、参考成功案例、对外围器件的选型、设计基本原则。
10、 在PCB设计中,布线是完成产品设计的重要步骤 。
11、 路由器底板的电源有两种供电方式,外接电源供电和电池供电。外接电源供电和协调器底板完全相同,不同的是电池供电,电池采用两节1.5V的五号电池串联得到3.0V电压为路由器底板进行供电。
第4章 CC2530基础开发
1、CC2530外设包括I/O引脚、ADC、DMA、串口等。
2、CC2530包括3个8位输入/输出(I/O)端口,分别是P0、P1和P2。
3、CC2530的ADC支持多达14位的模拟数字转换,具有多达12位的有效数字位。它包括一个模拟多路转换器,具有多达8个各自可配置的通道,一个参考电压发生器。
4、CC2530的8051CPU有四个不同的存储空间,分别为CODE、DATA、XDATA和SFR
5、CC2530内置一个存储器直接存取(DMA)控制器,可以用来减轻8051CPU内核传送数据操作的负担,从而实现在高校利用电源的条件下的高性能。
6、CC2530具有USART0和USART1串行通信接口,能够分别运行于异步URAT模式或者同步SPI模式。
7、定时器1是一个独立的16位定时器,支持典型的定时/计数功能,五个独立的捕获/比较通道。
8、定时器3和定时器4是两个8位定时器。每个定时器有两个独立的比较通道,每个通道上使用一个I/O引脚。
9、MAC定时器即定时器2,主要用于802.15.4CSMA/CA算法定时,为IEEE802.15.4MAC层提供一般的计时功能。
10、睡眠定时器用于设置系统进入和退出低功耗睡眠模式之间的周期。
11、简述CC2530de增强型8051内核与标准的8051微控制器相比有什么不同。
答:CC2530的“增强型8051内核”与“标准的8051微控制器”相比,除了速度改进之外,使用时要注意以下两点:内核代码:CC2530的“增强型8051”内核的“目标代码”兼容“标准8051”内核的“目标代码”,即CC2530的8051内核的“目标代码”可以使用“标准8051”的编译器或汇编器进行编译。
微控制器:由于CC2530的“增强型8051”内核使用了不同于“标准8051”的指令时钟,因此“增强型8051”在编译时与“标准8051”代码编译时略有不同,例如“标准8051”的微控制器包含的“外设单元寄存器”的指令代码在CC2530的“增强型8051”不能正确运行。
12、CC2530芯片特征:高性能、低功耗的8051微控制器内核。
适应2.4GHz IEEE802.15.4的RF收发器。
极高的接收灵敏度和抗干扰性。
32KB/64KB/128KB/256KB闪存。
8KB SRAM,具备各种供电方式下的数据保持能力。
强大的DMA功能。
只需极少的外接元件,即可形成一个简单应用系统。
只需一个晶振,即可满足网状型网络系统的需要。
低功耗,主动模式RX(CPU空闲);主动模式TX(CPU空闲);供电模式1(4us唤醒);供电模式2(睡眠定时器运行);供电模式3(外部中断);宽电源电压范围(2V-3.6V)。
硬件支持CSMA/CA。
支持数字化的接收信号强度指示器/链路质量指示(RSSI/LQI)。
具有8路输入8位~14位ADC。高级加密标准AES协处理器。
具有看门狗和2个支持多种串行通信协议的USART。
1个通用的16位定时器和2个8位定时器,1个IEEE802.15.4 MAC定时器。
21个通用I/O引脚。
13、 CC2530内部模块大致分为三种类型:CPU和内存相关的模块;外设、时钟和电源管理模块;射频相关模块。
CPU和内存相关的模块:CC2530CPU;存储器以及映射(CC2530的物理存储器、存储空间、映射和存储器仲裁)。
14、映射就是将CC2530的物理存储器映射到其存储空间上,有两个作用:方便DMA访问
存储设备;可在CODE区执行FLASH或SRAM中的代码。
映射的两种形式:CODE存储器映射(功能:一是将FLASH映射至CODE存储空间;
二是执行来自SRAM的代码(将SRAM映射至CODE存储空间));XDATA存储器映射。
15、首先要解决存储空间不对称的问题 :CC2530将FLASH存储器分为几个bank,每个bank的大小是32KB。对于CC2530F256设备来说,它有8个bank,分别为bank0~bank7。
通过操作寄存器FMAP.MAP[2:0]来控制将哪个编号的bank映射到CODE区域。
16、 XDATA包含了所有物理存储器的映射,包括8KB的SRAM存储器、XREG、SFR、信息页面和FLASH存储器 。
17、 存储器仲裁 :主要功能是解决CPU与DMA访问所有物理存储器(除了CPU内部寄存器)之间的冲突问题。当CPU和DMA之间发生冲突时,“存储器仲裁”停止CPU或DMA的总线 。
18、 存储器仲裁主要有两个寄存器:存储器仲裁控制寄存器MEMCTR和闪存区映射寄存器FMAP,这两个寄存器用于控制存储器子系统的各个方面 。
19、 CC2530软件开发平台使用IAR;IAR对CC2530编程操作提供了良好的C语言支持 ;CC2530编程包括头文件、运行库以及中断编程等。
20、 CC2530的CPU寄存器与标准的8051的CPU寄存器相同,都包括8组寄存器R0~R7、程序状态字PSW、累加器ACC、B寄存器和堆栈指针SP等 。CC2530的CPU指令与标准的8051的指令集相同 。
21、 CC2530的中断系统是为了让CPU对内部或外部的突发事件及时地作出响应,并执行相应的中断程序。中断由中断源引起,中断源由相应的寄存器来控制。当需要使用中断时,需配置相应的中断寄存器来开启中断,当中断发生时将跳入中断服务函数中执行此中断所需要处理的事件 。
22、 CC2530有18个中断源,每个中断源都可以产生中断请求,中断请求可以通过设置中断使能SFR寄存器的中断使能位IEN0、IEN1或IEN2使能或禁止中断。
23、 中断优先级将决定中断响应的先后顺序,在CC2530中分为六个中断优先组,即IPG0~IPG5,每一组中断优先组中有三个中断源 。中断优先组的优先级设定由寄存器IP0和IP1来设置。CC2530的优先级有4级,即0~3级,其中0级的优先级最低,3级的优先级最高。如果同时收到相同优先级或同一优先级组中的中断请求时,将采用轮流检测顺序来判断中断优先级别的响应 。
24、 中断处理过程 :中断发生时,CC2530硬件自动完成以下处理:中断申请:中断源向CPU发出中断请求信号(中断申请一般需要在程序初始化中配置相应的中断寄存器开启中断) ;中断响应:CPU检测中断申请,把主程序中断的地址保存到堆栈,转入中断向量入口地址 ;中断处理:按照中断向量中设定好的地址,转入相应的中断服务程序 ;中断返回:中断服务程序执行完毕后,CPU执行中断返回指令,把堆栈中保存的数据从堆栈弹出,返回原来程序 。
25、 在中断函数编写中,当程序进入中断服务程序之后,需要执行以下几个步骤 :将对应的中断关掉(不是必须的,需要根据具体情况来处理);如果需要判断具体的中断源,则根据中断标志位进行判断(例如所有I/O中断共用1个中断向量,需要通过中断标志区分是哪个引脚引起的中断);清中断标志(不是必须的,CC2530中中断发生后由硬件自动清中断标志位);处理中断事件,此过程要尽可能的少耗时;最后如果在第一步中关闭了相应的中断源,需要在退出中断服务程序之前打开对应的中断。
26、 CC2530包括3个8位输入/输出(I/O)端口,分别是P0、P1和P2。其中P0和P1有8个引脚,P2有5个引脚,共21个数字I/O引脚 ,具有以下功能:通用I/O;外设I/O;外部中断源输入口;弱上拉输入或推拉输出 。
27、 在设置I/O口的中断时必须要将其设置为输入状态,通过外部信号的上升或下降沿触发中断。通用I/O的所有的外部中断共用一个中断向量,根据中断标志位来判断是哪个引脚发生中断。
28、 通用I/O中断寄存器有三类:中断使能寄存器、中断状态标志寄存器和中断控制寄存器
29、 中断使能寄存器IENx(其中x为0,1,2) 。IENx寄存器包括三个八位寄存器:IEN0、IEN1和IEN2。IENx中断主要是配置总中断和P0~2端口的使能 。(IEN1.P0 IE:P0端口中断使能。IEN2.P1 IE:P1端口中断使能。IEN2.P2 IE:P2端口中断使能。)
30、 中断配置,为了使能任一中断,应该采取以下步骤:设置需要发生中断的I/O口为输入方式。
清除中断标志,即将需要设置中断的引脚所对应的寄存器PxIFG状态标志位置0。
设置具体的I/O引脚中断使能,即设置中断的引脚所对应的寄存器PxIEN的中断使能位为1。
设置I/O口的中断触发方式。
设置寄存器IEN1和IEN2中对应引脚的端口的中断使能位为1。
设置IEN0中的EA位为1使能全局中断。
编写中断服务程序。
31、 整个P0口可作为ADC使用,因此可以使用多达8个ADC输入引脚。此时P0引脚必须配置为ADC输入。APCFG寄存器(ADC模拟外设I/O配置寄存器)可以配置P0的某个引脚为一个ADC输入,且相应的位必须设置为1 。
32、 串口:USART0和USART1均有两种模式,分别是异步UART模式或同步SPI模式,并且每种模式下所对应的外设引脚有两种,即外设位置1和外设位置2 。P2SEL.PRI3P1和P2SEL.PRI0P1为端口1指派外设优先顺序,当两者都设置为0时,USART0优先 。
33、 定时器1:PERCFG.T1CFG用于设置定时器1是使用外设位置1还是外设位置2,定时器1的外设信息对应如下 :0:通道0捕获/比较引脚。1:通道1捕获/比较引脚;2:通道2捕获/比较引脚;3:通道3捕获/比较引脚;4:通道4捕获/比较引脚。
34、 定时器 3:PERCFG.T3CFG用于设置定时器3是使用外设位置1还是外设位置2。
(0:通道0比较引脚;1:通道1比较引脚。)
35、 CC2530共有四个振荡器,它们为系统时钟提供时钟源 。(2MHz外部晶振、16MHz内部RC振荡器、32KHz外部晶振和32KHz内部RC振荡器。其中32MHz晶振和16MHz内部RC振荡器是两个高频振荡器;32KHz晶振和32KHz内部RC振荡器是两个低频振荡器 )
36、 CC2530内部有一个内部系统时钟和一个主时钟。
37、 CC2530的供电模式有五种:主动模式、空闲模式、PM1、PM2和PM3。
38、 CC2530的复位源有5个,这5个复位源分别是:强制RESET_N输入引脚为低电平复位,这一复位经常用于复位按键;上电复位,在设备上电期间提供正确的初始化值。
布朗输出复位,只能运行在1.8V数字电压,此复位是通过布朗输出探测器来进行的。布朗输出探测器在电压变化期间检测到的电压低于布朗输出探测器所规定的最低电压电压时,导致复位;看门狗定时复位,当使能看门狗定时器,且定时器溢出时产生复位;时钟丢失复位,此复位条件是通过时钟丢失探测器来进行的。时钟丢失探测器用于检测时钟源,当时钟源损坏时,系统自动使能时钟丢失探测器,导致复位。
39、 CC2530在复位之后初始状态如下 :I/O引脚配置为带上拉的输入;CPU程序计数器在0x0000,并且程序从这个地址开始;所有外设寄存器初始化为各自复位值;看门狗定时器禁用;时钟丢失探测器禁用。
40、 USART0和USART1是串行通信接口,两个USART具有同样的功能,可以分别运行于异步UART模式和同步SPI模式 。
41、 异步UART模式: UART模式提供异步串行接口,在UART模式中,有2种接口选择方式:2线接口和4线接口。(2线接口,即使用RXD、TXD 。4线接口,即使用引脚RXD、TXD、RTS和CTS)
42、 UART模式的操作具有以下特点:8位或者9位负载数据。奇校验、偶校验或者无奇偶校验。配置起始位和停止位。配置LSB(最低有效位)或者MSB(最高有效位)首先传送。独立收发中断。独立收发DMA触发。奇偶校验和帧校验出错状态。
43、 串口初始化:选择工作时钟。选择串口外设备用位置。初始化I/O口。设置波特率。
44、 SPI模式:在SPI模式中,USART通过3线接口或者4线接口与外部系统通信。接口包含引脚MOSI、MISO、SCK和SS_N。当UxCSR.MODE设置为0时,选中SPI模式。SPI模式包含下列特征:3线或者4线SPI接口。主和从模式。可配置的SCK极性和相位。可配置的LSB或MSB传送。
45、 每个USART都有两个中断:RX完成中断和TX完成中断。
46、 DMA:CC2530内置一个存储器直接存取(DMA)控制器。该控制器可以用来减轻8051CPU内核传送数据时的负担,有效降低功耗。CPU做初始化工作后,DMA控制器就可以将数据从相关外设传送到存储器。
CC2530的DMA控制器协调所有的DMA传送,确保DMA请求和CPU访问存储器之间按照优先等级协调合理的进行。
DMA控制器含有若干个可编程的DMA通道,用来实现存储器与存储器之间的数据传送,即DMA控制器通过访问整个XDATA存储空间来进行存储器与外设之间的数据传输。
47、 使用DMA可以在CPU在休眠状态下使外部设备之间传送数据,从而降低各系统的能耗,因此DMA的操作能够减轻CPU的负担。DMA控制器的主要特点如下: 具有5个独立的DMA通道。具有3个可以配置的DMA通道优先级。具有31个可以配置的传送触发事件。数据传输的源地址和目标地址可独立控制。具有单独传送、数据块传送和重复传送3种数据传送模式。数据传输长度可变。既可以工作在字模式,又可以工作在字节模式。
48、 DMA有5个通道,即DMA通道0~4。每个DMA通道能够从DMA存储器空间的一个位置传送数据到另一个位置,比如从XDATA的XREG到RAM。
49、 DMA配置参数:源地址、目标地址、传送地址、可变长度设置、优先级、DMA优先级、触发事件、源地址和目标增量、传送模式、字节传送或字传送、中断屏蔽、模式8设置。
50、 ADC:CC2530的ADC支持多达14位的模拟数字转换,具有多达12位的有效数字位。它包括一个模拟多路转换器,具有多达8个各自可配置的通道,一个参考电压发生器。转换结果通过DMA写入存储器。
51、 ADC特征:可选的抽取率,设置了7~12位的分辨率。8个独立的输入通道,可接收单端或差分信号。参考电压可选为内部单端、外部单端、外部差分或AVDD5。产生中断请求。转换结束时的DMA触发。温度传感器输入。电池测量功能。
52、 ADC的输入是通过端口0来实现的。输入引脚AIN0-AIN7是连接到ADC的。ADC输入有两种配置:单端输入和差分输入 。
ATEST寄存器ADC的转换分为ADC序列转换和ADC单个转换。ADC执行一系列的转换,并把转换结果通过DMA移动到存储器,不需要任何CPU的干预
53、 定时器:CC2530有4个定时器:定时器1~4,另外还有一个睡眠定时器,和定时器2配合使用,可以使CC2530进入低功耗模式。
54、 定时器1是一个独立的16位定时器,支持典型的定时/计数功能,有5个独立的捕获/比较通道。每个通道使用一个I/O引脚。定时器1的功能 :5个捕获/比较通道。上升沿、下降沿或任何边沿的输入捕获。设置、清除或切换输出比较。自由运行、模计数或正计数/倒计数操作。可被1,8,32或128整除的时钟分频器。在每个捕获/比较和最终计数上生成中断请求。DMA触发功能。
55、 时器2主要用于为IEEE802.15.4 CSAM/CA算法提供定时,并且为IEEE802.15.4 MAC层提供一般的计时功能。当定时器2和睡眠定时器一起使用时,即使系统进入低功耗模式也会提供定时功能,此时时钟速度必须设置为32MHz,并且必须使用一个外部32KHz XOSC获得精确结果。定时器2的主要特征如下 :16位定时器正计数提供的符号/帧周期。可变周期可精确到31.25ns。2*16位定时器比较功能。24位溢出计数。2*24位溢出计数比较功能。
帧开始界定符(英文简称SFD)捕捉功能,即在无线模块的帧开始界定符的状态变高时捕获。定时器启动/停止同步于外部32KHz时钟,并且由睡眠定时器提供定时。比较和溢出产生中断。具有DMA触发功能。通过引入延迟可调整定时器值。
56、 定时器3和定时器4是是两个8位定时器,每个定时器有两个独立的比较通道。每个通道上使用一个I/O引脚。定时器3和定时器4的特征如下 :两个捕获/比较通道。设置、清除或切换输出比较。时钟分频器,可以被1,2,4,8,16,32,64,128整除。在每次捕获/比较和最终计数时间发生时产生中断请求。DMA触发功能。
57、 计数器有三种操作模式:自由运行计数器、模计数器或正计数/倒计数运行。通过两个8位的SFR读取16位的计数器值:T1CNTH和T1CNTL,分别包含高位字节和低位字节 。
58、 睡眠定时器用于设置系统进入和退出低功耗休眠模式之间的周期。睡眠定时器还用于当进入低功耗模式时,维持定时器2的定时。睡眠定时器的主要功能如下:24位的正计数定时器,运行在32KHz的时钟频率。24位的比较器,具有中断和DMA触发功能。24位捕获。
59、 定时器2包括一个16位定时器,在每个时钟周期递增。计数器值可从寄存器T2M1:T2M0中读,当读T2M0寄存器时,T2M1的内容是锁定的。因此必须总是首先读T2M0。
60、 定时器2中断:六个中断源;定时器溢出。定时器比较1。定时器比较2。溢出计数溢出。溢出计数比较1。溢出计数比较2。
61、 定时器3有4种操作模式:自由运行模式。倒计数模式。模计数器模式。正/倒计数模式。
第5章 无线射频与MAC层
1、RF内核控制无线电模块,在MCU和无线电之间提供一个接口,可以发出命令、读取状态和自动对无线电事件排序。
2、可以通过SFR寄存器RFD访问TXFIFO和RXFIFO,当写入RFD寄存器时,数据被写入TXFIFO;当读取RFD寄存器时,数据从RXFIFO中读出。
3、CC2530数据帧的基本结构由三部分构成:同步头、需要传输的数据以及帧尾。
4、IEEE802.15.4采用CSMA/CA机制来避免数据冲突。
5、IEEE802.15.4的数字高频调制使用2.4G直接序列扩频技术。
6、简述RF内核各部分的功能。
答:RF内核控制无线射频模块,并且在MCU和无线电之间提供一个接口,可以发出命令,读取状态和自动对无线电事件排序。RF内核包括以下几部分:无线电控制状态模块(FSM)、调制器,解调器、帧过滤和源匹配、频率合成器(FS)、命令选通处理器,定时器2(MAC定时器) 。
1)FSM模块的主要功能包括控制RF收发器的状态、发送和接收FIFO,以及大部分动态受控的模拟信号,比如模拟模块的上电/掉电
2)调制器:将原始数据转换为I/Q(同相/正交)信号发送到发送器DAC,并且遵守IEEE802.15.4标准
3)解调器:负责从收到的信号中检索无线数据。解调器的振幅信息由自动增益控制使用,自动增益控制调整模拟LAN的增益,使接收器内的信号水平大约是个常量。
4)帧过滤和源匹配:其功能是支持RF内核中的FSM模块来执行帧过滤和源地址匹配。
5)频率合成器:其功能是为RF信号产生载波。
6)命令选通处理器:处理CPU所发出的命令。它包含一个24字节的程序存储器,可以自动执行CSMA/CA机制。
7)无线电RAM:为发送TXFIFO和接收RXFIFO分别分配128字节的FIFO,为帧过滤和源匹配存储参数保留128字节。
8)定时器2(MAC定时器):用于为无线电事件计时,以捕获输入数据包的时间戳,这一定时器在睡眠模式下也保持计数。
7、直接操作寄存器实现数据的发送和接受的弊端。
答:1)不能指定接收者,即一个接收设备可以接收任何一个发送者发来的数据。
2)当发送者比较多时会出现信道碰撞问题。
3)不能建立个域网。
8、CC2530无线射频的工作涉及到CPU两个中断向量:RFERR中断和RF中断。
9、RFERR中断其功能是表示无线射频的错误情况,无线射频内核错误表现为RF TX RFIO下溢或RX FIFO溢出,通过控制SFR寄存器的IEN0.RFERRIE位使能。并且在TCON.RFERRIF保存了RFERR中断标志位(即是否发生中断);
RF中断其功能是数据发送和接收中断。RF中断是上升沿触发的,通过控制SFR寄存器的IEN2.RFIE位使能,并且在S1CON.RFIF保存了RFIF中断标志位。
10、 RF内核的两个中断源(RFERR和RF),是RF内核中若干中断源的组合,其中每个单独的中断源在RF内核中有自己的中断屏蔽寄存器(RF中断屏蔽寄存器RFIRQM0、RF中断屏蔽寄存器RFIRQM1、RF错误中断屏蔽寄存器RFERRM )和中断标志寄存器(RFIRQF0、RFIRQF1、错误中断标志寄存器RFIERRF)。
11、 FIFO访问:CC2530发送或接收数据是通过FIFO操作来进行的。FIFO访问可以分为TXFIFO访问和RXFIFO访问,其操作都是通过SFR寄存器的RFD操作进行。当写入RFD寄存器时,数据被写入到TXFIFO,当读取数据RFD寄存器时,数据从RXFIFO中读出。
12、 RXFIFO访问:RXFIFO存储器区域位于地址0x6000到0x607F,一共128字节,在XREG存储区域中是可以访问的。RXFIFO可以保存一个或多个收到的帧,只要总字节数不大于128字节。有两种方式确定RXFIFO中的字节数:读RFD寄存器 、读RXFIFOCNT寄存器 。
13、 CC2530射频的发送过程:发送器的控制、帧的处理。
14、 TX控制:在帧处理和报告状态下,无线电有许多内置的功能,这些功能可精确控制输出帧的时序。在设置TX和RX的过程中可以通过寄存器来设置,且必须在TX和RX中同时设置 。
15、 CC2530数据帧的基本结构如下:同步头、需要传输的数据、帧尾。
16、 需要传输的数据:1)LEN(帧长度域):帧长度域用于确定要发送多少个字节。
2)MAC帧:MAC帧包括MHR(MAC帧头)和MAC负载两部分,是来自与MAC层的数据。
3)当发送了SFD,调制器开始从TXFIFO读数据,首先读帧长度域,然后是MHR(MAC帧头)和MAC负载。
17、 数据帧的产生:1)CC2530射频部分产生并自动传输物理层的同步头,包括帧引导序列和帧开始界定符(SFD)。
2)通过射频部分传输帧长度域和指定的字节数,包括MAC帧头和MAC负载。
3)通过操作寄存器计算并自动传输帧尾(FSC)。
18、 RX控制:一般接收数据是通过接收中断来处理的,在发送数据完成之后,首先要打开接收中断,接收中断是通过寄存器RFIRQM0的第6位RXPKTDONE和IEN2寄存器的第0位来控制的 。
19、 当CC2530的射频模块接收到一个数据帧时执行以下操作 :1)移除同步头:由CC2530射频硬件部分检测和移除收到的PHY同步头(帧引导序列和SFD)。
2)接收数据帧:通过操作寄存器接收帧长度域规定的字节数,(包括MHR和MAC负载)。
3)帧过滤:通过操作寄存器可以实现帧过滤功能,拒绝接收目标不明确的数据帧。
4)匹配源地址:包括多达24个短地址的表,或12个扩展IEEE地址。源地址存储在无线电RAM中。
5)自动FCS检查:通过操作寄存器可以选择把自动检查的结果和其它状态值(RSSI、LQI和源匹配结果)填入接收到的帧中。
6)具有正确时序的自动确认传输:可以通过操作寄存器且正确设置帧未决位,基于源地址匹配和FCS校验的结果 。
20、 CSMA/CA选通处理器提供控制CPU和无线射频模块之间的通信。CSMA/CA选通处理器通过SFR寄存器RFST以及XREG寄存器和CPU通信。本书中采用RFST寄存器和CPU进行通信。
21、 IEEE802.15.4的数字高频调制使用2.4G直接序列扩频技术。 直接序列扩频(Direct Sequence Spread Spectrum)工作方式,简称直扩方式(DSSS方式)。
22、 DSSS是直接用伪噪声序列对载波进行调制,要传送的数据信息需要经过信道编码后,进行调制。
23、 在接收机收到发射信号后,首先通过解调以便能够及时恢复出数据信息,完
展开阅读全文
淘文阁 - 分享文档赚钱的网站所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。