2022年微计算机原理基础选择题附答案归纳 .pdf
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《2022年微计算机原理基础选择题附答案归纳 .pdf》由会员分享,可在线阅读,更多相关《2022年微计算机原理基础选择题附答案归纳 .pdf(27页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第一章:概述若二进制数为010111.101,则该数的十进制表示为(B ) 。A:23.5 B: 23.625 C:23.75 D: 23.5125 若无符号二进制数为11000110,则该数的十进制表示为(A ) 。A:198 B:70 C:126 D:49 十进制数81 的 8421BCD 码为(A ) 。A:81H B:51H C:18H D:15H 11000110 为二进制原码,该数的真值为(B ) 。A: -70 B: +70 C: -198 D: +198 11000110 为二进制补码,该数的真值为(D ) 。A: +198 B: -198 C: +58 D: -58 0100
2、0110 为二进制补码, 该数的真值为(A ) 。A: +70 B: -70 C: +58 D: -58 字符 A 的 ASCII 码为41H,字符a 的 ASCII 码为(C ) 。A:41H B:42H C:61H D:62H 字符 A 的 ASCII 码为41H,字符B 的 ASCII 码为(B ) 。A:41H B:42H C:61H D:62H 字符 9 的 ASCII 码为(C ) 。A:09H B:9 C:39H D:99H 8 位二进制数的原码表值范围为(C ) 。A:0 255 B:-128 +127 C:-127 +127 D:-128 +128 8 位二进制数的反码表值范
3、围为(C ) 。A:0 255 B:-128 +127 C:-127 +127 D:-128 +128 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 1 页,共 27 页 - - - - - - - - - 8 位二进制数的补码表值范围为(B ) 。A:0 255 B:-128 +127 C:-127 +127 D:-128 +128 8 位二进制数的无符号数表值范围为(A ) 。A:0 255 B:-128 +127 C:-127 +127 D: -128 +128 n+1 位符
4、号数X 的原码表值范围为(A ) 。A:-2n X 2 nB:-2 n X 2 nC:-2 n X 2 nD:-2 n X 2 nn+1 位符号数X 的补码表值范围为(C ) 。A:-2 n X 2 nB:-2 n X 2 nC:-2 n X 2 nD:-2 n X 2 n 电子计算机处理信息用二进制表示的原因是(C ) 。A:节约电子元件B:运算速度更快C:电子器件的性能D:处理信息更方便PC 微机应用最广泛的领域是(B ) 。A:科学与工程运算B:数据处理与办公自动化C:辅导设计与制造D:信息采集与自动控制电子计算机遵循“存储程序”的概念,最早提出它的是(B ) 。A:巴贝奇B:冯诺伊曼C
5、:帕斯卡D:贝尔决定计算机主要性能的是(A ) 。A:中央处理器B:整机功耗C:存储容量D:整机价格冯诺依曼计算机的基本特点是(B ) 。A:多指令流单数据流B:按地址访问并顺序执行指令C:堆栈操作D:存储器按内容选择地址程序计数器PC 的作用是(A ) 。A:保存将要执行的下一条指令的地址B:保存 CPU 要访问的内存单元地址C:保存运算器运算结果内容D:保存正在执行的一条指令完整的计算机系统应包括(D ) 。A:运算器、控制器、存储器B:主机和应用程序C:主机和外部设备D:硬件设备和软件系统名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - -
6、 - - - 名师精心整理 - - - - - - - 第 2 页,共 27 页 - - - - - - - - - 下面关于CPU 的叙述中,不正确的是(C ) 。A:CPU 中包含了多个寄存器,用来临时存放数据B:CPU 担负着运行系统软件和应用软件的任务C:所有 CPU 都有相同的机器指令D:CPU 可以由多个微处理器组成存放待执行指令所在地址的是(B ) 。A:指令寄存器B:程序计数器C:数据寄存器D:地址寄存器计算机的软件系由(B )组成。A:操作系统和文件管理软件B:系统软件和应用软件C:操作系统和应用软件D:操作系统和系统软件计算机中运算器的主要功能是(B ) 。A:算术运算B:
7、算术和逻辑运算C:逻辑运算D:定点和浮点运算计算机能自动地连续进行数据处理,主要原因是(D ) 。A:采用了开关电路B:采用了半导体器件C:采用了二进制D:采用了存储指令、控制指令运行的方法下面关于微处理器的叙述中,不正确的是(B ) 。A:微处理器通常由单片集成电路制成B:微处理器具有运算和控制功能,但无存储功能C:Pentium 是 PC 机中应用最广泛的微处理器D:Intel 公司是研制和生产微处理器的知名公司20 年来微处理器发展迅速,下面最准确的叙述是(D ) 。A:微处理器的集成度越高则功能越强B:微处理器的主频越高则速度越快C:微处理器的操作越来越简单方便D:微处理器的性价比越来
8、越高计算机中数据总线驱动电路使用的基本逻辑单元是(B ) 。A:非门B:三态门C:触发器D:译码器运算器执行两个补码表示的整数加法时,产生溢出的正确叙述为(D ) 。A:最高位有进位则产生溢出B:相加结果的符号位为0 则产生溢出C:相加结果的符号位为1 则产生溢出D:相加结果的符号位与两同号加数的符号位相反则产生溢出名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 3 页,共 27 页 - - - - - - - - - 计算机使用总线结构的优点是(C ) 。A:减少信息传送的数量B:
9、提高信息传送速度C:减少信息传送线的数量D:以上都是优点计算机使用总线结构的缺点是(C ) 。A:信息传送的速度减慢B:数据、地址、控制信息不能同时出现C:两个同类信息不能同时出现D:数据、地址信息不能同时出现计算机硬件逻辑主要由CPU、内存、外存、I/O 设备和(B )组成。A:运算器B:三总线C:显示器D:键盘MIPS 用来描述计算机的运算速度,含义是(C ) 。A:每秒处理百万个字符B:每分钟处理百万个字符C:每秒执行百万条指令D:每分钟执行百万条指令第二章:微处理器与体系结构8086CPU 复位后 , 下列寄存器的值为(C ) 。A:CS = 0000H、IP = 0000H B:CS
10、 = 0000H、IP = FFFFH C:CS = FFFFH、IP = 0000H D:CS = FFFFH、IP = FFFFH 8086CPU 复位后 , 下列寄存器的值为(C ) 。A:CS:IP = 0000H :0000H B:CS:IP = 0000H :FFFFH C:CS:IP = FFFFH :0000H D: CS:IP = FFFFH :FFFFH 当 RESET 信号为高电平时,寄存器初值为FFFFH 的是(A ) 。A:CS B:ES C:IP D:BP 地址锁存发生在指令周期的(A )时刻。A:T1 B:T2 C:T3 D:T4 8086CPU 读数据操作在总线
11、周期的(D )时刻。A:T1 B:T1,T2 C:T2,T3 D:T3,T4 8086CPU 写数据操作在总线周期的(D )时刻。A:T1 B:T2 C:T2,T3 D:T2, T3,T4 8086 与外设进行数据交换时,常会在(C )后进入等待周期。A:T1 B:T2 C:T3 D:T4 计算机中数据总线驱动器采用的基本逻辑单元是(C ) 。A:反相器B:触发器C:三态门D:译码器计算机中地址锁存器采用的基本逻辑单元是(B ) 。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 4
12、页,共 27 页 - - - - - - - - - A:反相器B:触发器C:三态门D:译码器计算机中地址锁存器的输出信号状态是(B ) 。A:单向双态B:单向三态C:双向双态D:双向三态8086CPU 从功能结构上看,是由(D )组成A:控制器和运算器B:控制器 ,运算器和寄存器C:控制器和20 位物理地址加法器D:执行单元和总线接口单元执行指令IRET 后弹出堆栈的寄存器先后顺序为(D ) 。A:CS、IP、 F B:IP、 CS、F C: F、CS、IP D:F、IP、CS 下列逻辑地址中对应不同的物理地址的是(C ) 。A:0400H:0340H B:0420H:0140H C:03E
13、0H:0740H D:03C0H: 0740H 8086CPU 的控制线 /BHE = 0 ,地址线A0 = 0 时,有(B ) 。A:从偶地址开始完成8 位数据传送B:从偶地址开始完成16 位数据传送C:从奇地址开始完成8 位数据传送D:从奇地址开始完成16 位数据传送8086CPU 的控制线 /BHE = 1 ,地址线A0 = 0 时,有(A ) 。A:从偶地址开始完成8 位数据传送B:从偶地址开始完成16 位数据传送C:从奇地址开始完成8 位数据传送D:从奇地址开始完成16 位数据传送8086CPU 的控制线 /BHE = 0 ,地址线A0 = 1 时,有(C ) 。A:从偶地址开始完成
14、8 位数据传送B:从偶地址开始完成16 位数据传送C:从奇地址开始完成8 位数据传送D:从奇地址开始完成16 位数据传送指令队列具有(D )的作用。A:暂存操作数地址B:暂存操作数C:暂存指令地址D:暂存预取指令PC386 计算机中,CPU 进行算术和逻辑运算时,可处理的数据的长度为(D ) 。A:8 位B:16 位C:32 位D:都可以8086 系统中,每个逻辑段的多存储单元数为(C ) 。A:1MB B: 256B C: 64KB D:根据需要而定名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - -
15、- - - 第 5 页,共 27 页 - - - - - - - - - 下列说法中属于最小工作模式特点的是(A ) 。A:CPU 提供全部的控制信号B:由编程进行模式设定C:不需要8286 收发器D:需要总线控制器8288 下列说法中属于最大工作模式特点的是(C ) 。A:M/IO 引脚可直接引用B:由编程进行模式设定C:需要总线控制器8288 D:适用于单一处理机系统包含在 8086CPU 芯片内部的是(A ) 。A:算术逻辑单元B:主存储器单元C:输入、输出单元D:磁盘驱动器8086 当前被执行的指令存放在(D ) 。A:DS: BX B:SS:SP C:CS:PC D:CS:IP 微机
16、系统中,主机与硬盘的数据交换用(B )方式。A:中断控制B:DMA 控制C:查询控制D:无条件程序控制芯片组中北桥芯片不能提供的功能是(D ) 。A:对 CPU 的支持B:内存管理C:Cache管理D:CPU 与 ISA 桥的控制下列叙述错误的是(D ) 。A:PC/AT 机用 8086CPU B:PC/XT 机用 8088CPU C:8086CPU 的寻址范围为1MB D:80286CPU 的寻址范围为32MB 同步和异步两种传输方式比较,传送效率最高的是(C ) 。A:同步方式B:异步方式C:同步和异步方式效率相同D:无法比较8086 中,存储器物理地址形成算法是(B ) 。A:段地址 +
17、偏移地址B:段地址左移4 位 +偏移地址C:段地址 16H+偏移地址D:段地址 10 +偏移地址CPU 访问一次存储器单元所用机器周期数由(B )决定。A:读取指令字节的最短时间B:读取数据字节的最长时间C:读取数据字节的平均时间D:写入数据字节的平均时间8086 系统中外设请求总线控制权是通过控制线(C ) 。A:NMI B:TEST C:HOLD D:INTR 堆栈存储器存取数据的方式是(C ) 。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 6 页,共 27 页 - - -
18、- - - - - - A:先进先出B:随机存取C:先进后出D:都可以8086 系统中,一个栈可用的最大存储空间是(B ) 。A:IMB B:64KB C:由 SP初值决定D:由 SS初值决定存储字长是指(B ) 。A:存储单元中二进制代码组合B:存储单元中二进制代码个数C:存储单元的个数D:以上都是8086 中,关于总线的叙述,错误的是(D ) 。A:数据总线中信息流是双向的B:地址总线中信息流是单向的C:控制总线中信息流是独立的D:以上叙述都不对8086 的空闲周期Tt 发生在(D ) 。A:T1后B:T2后C:T3后D:T4后8086CPU 中,控制线 /RD 和/WR 的作用是(C )
19、 。A:数据收发器方向控制B:存储器存取操作控制C:存储器片选控制D:地址 /数据线分离控制8086CPU 中,控制线DT/R 的作用是(A ) 。A:数据总线收发器方向控制B:存储器存取操作控制C:数据总线收发器有效控制D:地址 /数据线分离控制8086CPU 中,控制线ALE 的作用是(D ) 。A:数据总线收发器方向控制B:存储器存取操作控制C:数据总线收发器有效控制D:地址 /数据线分离控制8086CPU 中,控制线 /DEN 的作用是(C ) 。A:数据总线收发器方向控制B:存储器存取操作控制C:数据总线收发器有效控制D:地址 /数据线分离控制8088CPU 中,需要数据总线收发器芯
20、片8286(A ) 。A:1 片B:2 片C:8 片D:16 片8086CPU 中,需要数据总线收发器芯片8286(B ) 。A:1 片B:2 片C:8 片D:16 片8088CPU 中,需要地址锁存器芯片8288(C ) 。A:1 片B:2 片C:3 片D:4 片8086CPU 中,需要地址锁存器芯片8288(C ) 。A:1 片B:2 片C:3 片D:4 片名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 7 页,共 27 页 - - - - - - - - - 8086CPU 中
21、,确定下一条指令的物理地址的算术表达式为(A ) 。A:CS16IP B:DS16 SI C:SS16 SP D:ES16 DI 若某 CPU 具有 64GB 的寻址能力,则该CPU 的地址总线宽度为(B ) 。A:64 B:36 C:32 D:24 当 8086 与外设交换数据时,常会在(C )进入等待周期Tw。A:T1与 T2之间B:T2与 T3之间C:T3与 T4之间D:T4与 T1之间若寄存器中的数左移2 位且无溢出,则新数值是原数值的(C ) 。A:1 倍B:2 倍C:4 倍D: 8 倍若寄存器中的数右移1 位且无 1 数移出,则新数值是原数值的(B ) 。A:一倍B:1/2 倍C:
22、 1/4 倍D:1/8 倍8086CPU 有(C )个 16 位的通用寄存器。A:2 B:4 C:8 D:16 8086CPU 有(C )个 8 位的通用寄存器。A:2 B:4 C:8 D:16 8086CPU 有(B )个 16 位的段寄存器。A:2 B:4 C:8 D:16 8086CPU 共有(D )个 16 位寄存器。A:4 B:8 C: 10 D:14 8086CPU 能够直接执行的语言是(B ) 。A:汇编语言B:机器语言C:C 语言D:JAVA 语言8086CPU 响应可屏蔽中断后,不能自动执行的是(A ) 。A:保存所有寄存器中的内容B:保存指令指针寄存器IP 中的内容C:保存
23、状态寄存器F 中的内容D:不能响应较低级别的中断在计算机中,字节的英文名字是(B ) 。A:bit B:byte C:bout D:bps Pentium 芯片有 8KB 指令 Cache 和数据 Cache,作用是(C ) 。A:弥补外存容量不足B:弥补主存容量不足C:加快指令执行速度D:对外存和主存进行管理在 DMA 方式下, CPU 与总线的关系是(C ) 。A:CPU 只能控制地址总线B:CPU 只能控制数据总线名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 8 页,共 27
24、 页 - - - - - - - - - C:CPU 与总线为隔离状态D:CPU 与总线为短接状态80486CPU 与 80386CPU 比较,内部增加的功能部件是(C ) 。A:分段部件和分页部件B:预取部件和译码部件C:Cache部件和浮点运算部件D:执行部件和总线接口部件8086CPU 中,时间周期、指令周期和总线周期的费时长短的排列是(C ) 。A:时间周期指令周期总线周期B:时间周期总线周期指令周期C:指令周期总线周期时间周期D:总线周期指令周期时间周期16 个字数据存储区的首址为70A0H : DDF6H ,末字单元的物理地址为(C ) 。A:7E7F6H B: 7E816H C:
25、7E814H D:7E7F8H 8 个字节数据存储区的首址为70A0H : DDF6H , 末字节单元的物理地址为(D ) 。A:7E7F6H B: 7E7FEH C:7E714H D: 7E7FDH CPU 对存储器访问时,地址线和数据线的有效时间关系为(B ) 。A:同时有效B:地址线先有效C:数据线先有效D:同时无效8086CPU 由两部分组成,即执行单元和(B ) 。A:运算器单元B:总线接口单元C:寄存器单元D:控制器Pentium 微处理器的内部数据宽度为(B ) 。A:16 位B:32 位C:36 位D:64 位Pentium 微处理器中共有(B )段寄存器。A:4 个B:6 个
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年微计算机原理基础选择题附答案归纳 2022 计算机 原理 基础 选择题 答案 归纳
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内