2022年电源完整性设计详解 .pdf
《2022年电源完整性设计详解 .pdf》由会员分享,可在线阅读,更多相关《2022年电源完整性设计详解 .pdf(26页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、电源完整性设计详解原创:于争博士文章来源:于博士信号完整性研究网于博士信号完整性研究网 电 源 完 整 性 设 计 详 解作者:于争 博士 2009年 4 月 10 日名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 1 页,共 26 页 - - - - - - - - - 电源完整性设计详解原创:于争博士文章来源:于博士信号完整性研究网目 录 1 为什么要重视电源噪声问题?. - 1 - 2 电源系统噪声余量分析 . - 1 - 3 电源噪声是如何产生的? . - 2 - 4 电容退
2、耦的两种解释 . - 3 - 4.1 从储能的角度来说明电容退耦原理。. - 3 - 4.2 从阻抗的角度来理解退耦原理。. - 4 - 5 实际电容的特性 . - 5 - 6 电容的安装谐振频率 . - 8 - 7 局部去耦设计方法 . - 10 - 8 电源系统的角度进行去耦设计. - 12 - 8.1 著名的 Target Impedance (目标阻抗) . - 12 - 8.2 需要多大的电容量 . - 13 - 8.3 相同容值电容的并联 . - 15 - 8.4 不同容值电容的并联与反谐振(Anti-Resonance ).- 16 - 8.5 ESR对反谐振( Anti-Res
3、onance)的影响 .- 17 - 8.6 怎样合理选择电容组合 . - 18 - 8.7 电容的去耦半径 . - 20 - 8.8 电容的安装方法 . - 21 - 9 结束语 .- 24 -名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 2 页,共 26 页 - - - - - - - - - 电源完整性设计详解原创:于争博士文章来源:于博士信号完整性研究网- 1 - 电源完整性设计详解1、为什么要重视电源噪声问题?芯片内部有成千上万个晶体管,这些晶体管组成内部的门电路、组合逻
4、辑、寄存器、计数器、延迟线、状态机、以及其他逻辑功能。随着芯片的集成度越来越高,内部晶体管数量越来越大。 芯片的外部引脚数量有限,为每一个晶体管提供单独的供电引脚是不现实的。芯片的外部电源引脚提供给内部晶体管一个公共的供电节点,因此内部晶体管状态的转换必然引起电源噪声在芯片内部的传递。 对内部各个晶体管的操作通常由内核时钟或片内外设时钟同步,但是由于内部延时的差别,各个晶体管的状态转换不可能是严格同步的,当某些晶体管已经完成了状态转换,另一些晶体管可能仍处于转换过程中。芯片内部处于高电平的门电路会把电源噪声传递到其他门电路的输入部分。 如果接受电源噪声的门电路此时处于电平转换的不定态区域,那么
5、电源噪声可能会被放大, 并在门电路的输出端产生矩形脉冲干扰,进而引起电路的逻辑错误。芯片外部电源引脚处的噪声通过内部门电路的传播,还可能会触发内部寄存器产生状态转换。 除了对芯片本身工作状态产生影响外,电源噪声还会对其他部分产生影响。比如电源噪声会影响晶振、 PLL、DLL 的抖动特性, AD 转换电路的转换精度等。解释这些问题需要非常长的篇幅, 本文不做进一步介绍,有兴趣的可以关注于博士信号完整性研究网,我会在后续文章中详细讲解。 由于最终产品工作温度的变化以及生产过程中产生的不一致性,如果是由于电源系统产生的问题, 电路将非常难调试,因此最好在电路设计之初就遵循某种成熟的设计规则,使电源系
6、统更加稳健。 2、电源系统噪声余量分析绝大多数芯片都会给出一个正常工作的电压范围,这个值通常是 5% 。 例如:对于 3.3V电压,为满足芯片正常工作,供电电压在3.13V 到 3.47V 之间,或 3.3V165mV 。对于1.2V电压,为满足芯片正常工作,供电电压在1.14V 到 1.26V 之间,或1.2V60mV 。这些限制可以在芯片datasheet中的 recommended operating conditions部分查到。这些限制要考虑两个部分, 第一是稳压芯片的直流输出误差,第二是电源噪声的峰值幅度。老式的稳压芯片的输出电压精度通常是2.5%, 因此电源噪声的峰值幅度不应超过
7、2.5%。当然随着芯片名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 3 页,共 26 页 - - - - - - - - - 电源完整性设计详解原创:于争博士文章来源:于博士信号完整性研究网- 2 - 工艺的提高,现代的稳压芯片直流精度更高,可能会达到1% 以下, TI公司的开关电源芯片 TPS54310精度可达 1% ,线性稳压源AMS1117可达 0.2%。但是要记住,达到这样的精度是有条件的, 包括负载情况, 工作温度等限制。因此可靠的设计还是以 2.5%这个值更把握些。如果
8、你能确保所用的芯片安装到电路板上后能达到更高的稳压精度,那么你可以为你的这款设计单独进行噪声余量计算。本文着重电源部分设计的原理说明,电源噪声余量将使用2.5%这个值。 电源噪声余量计算非常简单,方法如下: 比如芯片正常工作电压范围为3.13V 到 3.47V 之间,稳压芯片标称输出3.3V。安装到电路板上后,稳压芯片输出3.36V。那么容许电压变化范围为3.47-3.36=0.11V=110mV。稳压芯片输出精度 1% ,即3.363*1%=33.6 mV。电源噪声余量为110-33.6=76.4 mV 。 计算很简单,但是要注意四个问题: 第一,稳压芯片输出电压能精确的定在3.3V 么?外
9、围器件如电阻电容电感的参数也不是精确的, 这对稳压芯片的输出电压有影响,所以这里用了3.36V 这个值。 在安装到电路板上之前,你不可能预测到准确的输出电压值。 第二, 工作环境是否符合稳压芯片手册上的推荐环境?器件老化后参数还会和芯片手册上的一致么? 第三,负载情况怎样?这对稳压芯片的输出电压也有影响。 第四, 电源噪声最终会影响到信号质量。而信号上的噪声来源不仅仅是电源噪声,反射串扰等信号完整性问题也会在信号上叠加噪声,不能把所有噪声余量都分配给电源系统。所以,在设计电源噪声余量的时候要留有余地。 另一个重要问题是:不同电压等级,对电源噪声余量要求不一样,按2.5%计算的话,1.2V 电压
10、等级的噪声余量只有30mV 。这是一个很苛刻的限制,设计的时候要谨慎些。模拟电路对电源的要求更高。电源噪声影响时钟系统,可能会引起时序匹配问题。因此必须重视电源噪声问题。 3、电源噪声是如何产生的?电源系统的噪声来源有三个方面:第一, 稳压电源芯片本身的输出并不是恒定的,会有一定的波纹。这是由稳压芯片自身决定的,一旦选好了稳压电源芯片,对这部分噪声我们只能接受,无法控制。第二,稳压电源无法实时响应负载对于电流需求的快速变化。稳压电源芯片通过感知其输出电压的变化, 调整其输出电流,从而把输出电压调整回额定输出值。多数常用的稳压源名师资料总结 - - -精品资料欢迎下载 - - - - - - -
11、 - - - - - - - - - - - 名师精心整理 - - - - - - - 第 4 页,共 26 页 - - - - - - - - - 电源完整性设计详解原创:于争博士文章来源:于博士信号完整性研究网- 3 - 调整电压的时间在毫秒到微秒量级。因此,对于负载电流变化频率在直流到几百KHz 之间时,稳压源可以很好的做出调整,保持输出电压的稳定。当负载瞬态电流变化频率超出这一范围时,稳压源的电压输出会出现跌落,从而产生电源噪声。现在,微处理器的内核及外设的时钟频率已经超过了600 兆赫兹, 内部晶体管电平转换时间下降到800 皮秒以下。 这要求电源分配系统必须在直流到1GHz 范围内
12、都能快速响应负载电流的变化,但现有稳压电源芯片不可能满足这一苛刻要求。我们只能用其他方法补偿稳压源这一不足,这涉及到后面要讲的电源去耦。第三,负载瞬态电流在电源路径阻抗和地路径阻抗上产生的压降。PCB 板上任何电气路径不可避免的会存在阻抗,不论是完整的电源平面还是电源引线。对于多层板, 通常提供一个完整的电源平面和地平面,稳压电源输出首先接入电源平面,供电电流流经电源平面,到达负载电源引脚。地路径和电源路径类似,只不过电流路径变成了地平面。完整平面的阻抗很低,但确实存在。如果不使用平面而使用引线,那么路径上的阻抗会更高。另外,引脚及焊盘本身也会有寄生电感存在,瞬态电流流经此路径必然产生压降,因
13、此负载芯片电源引脚处的电压会随着瞬态电流的变化而波动,这就是阻抗产生的电源噪声。在电源路径表现为负载芯片电源引脚处的电压轨道塌陷,在地路径表现为负载芯片地引脚处的电位和参考地电位不同(注意,这和地弹不同, 地弹是指芯片内部参考地电位相对于板级参考地电位的跳变)。4、电容退耦的两种解释采用电容退耦是解决电源噪声问题的主要方法。这种方法对提高瞬态电流的响应速度,降低电源分配系统的阻抗都非常有效。对于电容退耦, 很多资料中都有涉及, 但是阐述的角度不同。有些是从局部电荷存储(即储能) 的角度来说明, 有些是从电源分配系统的阻抗的角度来说明,还有些资料的说明更为混乱,一会提储能,一会提阻抗,因此很多人
14、在看资料的时候感到有些迷惑。其实,这两种提法,本质上是相同的,只不过看待问题的视角不同而已。为了让大家有个清楚的认识,本文分别介绍一下这两种解释。4.1 从储能的角度来说明电容退耦原理。在制作电路板时, 通常会在负载芯片周围放置很多电容,这些电容就起到电源退耦作用。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 5 页,共 26 页 - - - - - - - - - 电源完整性设计详解原创:于争博士文章来源:于博士信号完整性研究网- 4 - 其原理可用图1 说明。负 载芯片电 源I
15、0ICIABC图 1 去耦电路当负载电流不变时,其电流由稳压电源部分提供,即图中的I0,方向如图所示。此时电容两端电压与负载两端电压一致,电流Ic为 0,电容两端存储相当数量的电荷,其电荷数量和电容量有关。当负载瞬态电流发生变化时,由于负载芯片内部晶体管电平转换速度极快,必须在极短的时间内为负载芯片提供足够的电流。但是稳压电源无法很快响应负载电流的变化,因此,电流I0不会马上满足负载瞬态电流要求,因此负载芯片电压会降低。但是由于电容电压与负载电压相同,因此电容两端存在电压变化。对于电容来说电压变化必然产生电流,此时电容对负载放电,电流Ic不再为 0,为负载芯片提供电流。根据电容等式:dVICd
16、t=(公式 1)只要电容量C 足够大,只需很小的电压变化,电容就可以提供足够大的电流,满足负载瞬态电流的要求。 这样就保证了负载芯片电压的变化在容许的范围内。这里, 相当于电容预先存储了一部分电能,在负载需要的时候释放出来,即电容是储能元件。储能电容的存在使负载消耗的能量得到快速补充,因此保证了负载两端电压不至于有太大变化,此时电容担负的是局部电源的角色。从储能的角度来理解电源退耦,非常直观易懂, 但是对电路设计帮助不大。从阻抗的角度理解电容退耦,能让我们设计电路时有章可循。实际上, 在决定电源分配系统的去耦电容量的时候,用的就是阻抗的概念。4.2 从阻抗的角度来理解退耦原理。将图 1 中的负
17、载芯片拿掉,如图2 所示。从 AB 两点向左看过去,稳压电源以及电容退耦系统一起,可以看成一个复合的电源系统。这个电源系统的特点是:不论AB 两点间负载瞬态电流如何变化,都能保证AB 两点间的电压保持稳定,即AB 两点间电压变化很小。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 6 页,共 26 页 - - - - - - - - - 电源完整性设计详解原创:于争博士文章来源:于博士信号完整性研究网- 5 - 电源I0ICIABC图 2 电源部分我们可以用一个等效电源模型表示上面这
18、个复合的电源系统,如图3 电源ABZ图 3 等效电源对于这个电路可写出如下等式:VZI?=?(公式 2)我们的最终设计目标是,不论AB 两点间负载瞬态电流如何变化,都要保持AB 两点间电压变化范围很小,根据公式2,这个要求等效于电源系统的阻抗Z 要足够低。在图2 中,我们是通过去耦电容来达到这一要求的,因此从等效的角度出发,可以说去耦电容降低了电源系统的阻抗。另一方面,从电路原理的角度来说,可得到同样结论。电容对于交流信号呈现低阻抗特性,因此加入电容,实际上也确实降低了电源系统的交流阻抗。从阻抗的角度理解电容退耦,可以给我们设计电源分配系统带来极大的方便。实际上,电源分配系统设计的最根本的原则
19、就是使阻抗最小。最有效的设计方法就是在这个原则指导下产生的。5、实际电容的特性正确使用电容进行电源退耦,必须了解实际电容的频率特性。理想电容器在实际中是不存在的,这就是为什么经常听到“电容不仅仅是电容”的原因。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 7 页,共 26 页 - - - - - - - - - 电源完整性设计详解原创:于争博士文章来源:于博士信号完整性研究网- 6 - 实际的电容器总会存在一些寄生参数,这些寄生参数在低频时表现不明显,但是高频情况下,其重要性可能会
20、超过容值本身。图4 是实际电容器的SPICE 模型,图中, ESR 代表等效串联电阻,ESL 代表等效串联电感或寄生电感,C 为理想电容。图 4 电容模型等效串联电感(寄生电感)无法消除,只要存在引线,就会有寄生电感。这从磁场能量变化的角度可以很容易理解,电流发生变化时,磁场能量发生变化,但是不可能发生能量跃变,表现出电感特性。寄生电感会延缓电容电流的变化,电感越大,电容充放电阻抗就越大,反应时间就越长。等效串联电阻也不可消除的,很简单,因为制作电容的材料不是超导体。讨论实际电容特性之前,首先介绍谐振的概念。对于图4 的电容模型,其复阻抗为:112222ZESRjfESLESRjfESLjfC
21、fC?=+=+-?(公式 3)当频率很低时,2fESL远小于12fC, 整个电容器表现为电容性,当频率很高时,2fESL大于12fC,电容器此时表现为电感性,因此“高频时电容不再是电容”,而呈现为电感。当012fESLC=时,122fESLfC=,此时容性阻抗矢量与感性阻抗之差为0,电容的总阻抗最小, 表现为纯电阻特性。该频率点就是电容的自谐振频率。自谐振频率点是区分电容是容性还是感性的分界点,高于谐振频率时,“电容不再是电容” ,因此退耦作用将下降。因此, 实际电容器都有一定的工作频率范围,只有在其工作频率范围内,电容才具有很好的退耦作用,使用电容进行电源退耦时要特别关注这一点。寄生电感(等
22、效串联电感)是电容器在高于自谐振频率点之后退耦功能被消弱的根本原因。图5 显示了一个实际的0805 封装0.1uF 陶瓷电容,其阻抗随频率变化的曲线。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 8 页,共 26 页 - - - - - - - - - 电源完整性设计详解原创:于争博士文章来源:于博士信号完整性研究网- 7 - 图 5 电容阻抗特性电容的自谐振频率值和它的电容值及等效串联电感值有关,使用时可查看器件手册,了解该项参数,确定电容的有效频率范围。下面列出了AVX 生产的
23、陶瓷电容不同封装的各项参数值。封装ESL(nH)ESR(欧姆)0402 0.4 0.06 0603 0.5 0.098 0805 0.6 0.079 1206 1 0.12 1210 0.9 0.12 1812 1.4 0.203 2220 1.6 0.285 电容的等效串联电感和生产工艺和封装尺寸有关,同一个厂家的同种封装尺寸的电容,其等效串联电感基本相同。通常小封装的电容等效串联电感更低,宽体封装的电容比窄体封装的电容有更低的等效串联电感。既然电容可以看成RLC 串联电路,因此也会存在品质因数,即Q 值,这也是在使用电容时的一个重要参数。电路在谐振时容抗等于感抗,所以电容和电感上两端的电压
24、有效值必然相等,电容上的电压有效值UC=I*1/ C=U/ CR=QU ,品质因数Q=1/CR,这里 I 是电路的总电流。电感上的电压有效值UL= LI= L*U/R=QU , 品质因数 Q=L/R。 因为:UC=UL所以 Q=1/ CR= L/R 。电容上的电压与外加信号电压U 之比 UC/U=(I*1/ C)/RI=1/ CR=Q。电感上的电压与外加信号电压U 之比 UL/U= LI/RI= L/R=Q 。从上面分析可见,电路的品质因数越高,电感或名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - -
25、- - - 第 9 页,共 26 页 - - - - - - - - - 电源完整性设计详解原创:于争博士文章来源:于博士信号完整性研究网- 8 - 电容上的电压比外加电压越高。图 6 Q值的影响Q 值影响电路的频率选择性。当电路处于谐振频率时,有最大的电流, 偏离谐振频率时总电流减小。我们用I/I0表示通过电容的电流与谐振电流的比值,即相对变化率。0表示频率偏离谐振频率程度。图6 显示了 I/I0与0关系曲线。这里有三条曲线,对应三个不同的 Q 值,其中有 Q1Q2Q3 。从图中可看出当外加信号频率偏离电路的谐振频率 0时, I/I0均小于 1。Q 值越高在一定的频偏下电流下降得越快,其谐振
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年电源完整性设计详解 2022 电源 完整性 设计 详解
限制150内