2022年现代微型计算机原理与接口技术教程简单题范围.docx
《2022年现代微型计算机原理与接口技术教程简单题范围.docx》由会员分享,可在线阅读,更多相关《2022年现代微型计算机原理与接口技术教程简单题范围.docx(5页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选学习资料 - - - - - - - - - 1.8251 的引脚信号 : TxRDY: 告知 CPU ,8251 已预备好发送,CPU 可以为其供应需要发送的字符; CPU 可以查询该信号,或把该信号作为中断恳求信号;RxRDY: 通知CPU,8251已从外部设备收到一个字符,等待CPU 读取; CPU 可以查询该信号,或把该信号作为中断恳求信号; TxE :通知 CPU 发送移位寄存器空;此时,在状态寄存器的 TxE 位置 1;CPU可以查询 TxE 信号或状态寄存器的 TxE 位; C/D*: 该信号一般连至地址线 A0 ,用于挑选控制端口 /数据端口;数据输入输出寄存器合用一个端口
2、(为0,偶地址),掌握寄存器与状态寄存器合用一个端口(为 1,奇地址 ); SYNDET :同步检测信号,只用于同步方式TxC* 、RxC* :8251 没有内置的波特率发生器,必需由外部产生建立波特率的时钟信号,TxC* 、RxC* 通常与 8253 连接例 1 异步模式下的 8251 初始化程序举例假设 8251 的两个端口地址分别是 50H 和 52H MOV AL,0FAH ; OUT 52H,AL ;设置方式字 ,异步模式,波特率因子 16,7 位数据位,偶校验, 2 个停止位 MOV AL,37H ;OUT 52H,AL ;设置命令字,答应发送,答应接收例 2 同步模式下的初始化程
3、序举例MOV AL,38H; 2 个同步字符,偶校验,7 位 OUT52H,AL ; MOV AL,16H;16H 为同步字符 OUT 52H,AL ;OUT 52H,AL;MOV AL,97H ;搜寻同步字符,双工方式OUT52H,AL 2.,8086 组成; 由总线接口部件 BIU 和指令执行部件 EU 组成,总线主要功能:负责与存储器、 I/O 接口传递数据,EU 负责指令的译码、执行;2规律地址指 EU 送来的储备器地址(由 16 位段基址和 16 位偏移地址组成);物理地址指拜访储备器的实际地址(用 20 位二进制表示);将规律地址中的段地址左移 4 位,加上偏移地址就得到 20 位
4、物理地址,物理地址 =段基址 *16+ 偏移地址16. 某8088系统用 2764 ROM 芯片和 6264 SRAM 芯片构成 16KB 的内存;其中,RAM 的地址范畴为 FC000H-FDFFFH,ROM 的地址范畴为 FE000H-FFFFFH;试利用 74LS138译码,画出储备器与 CPU 的连接图,并标出总线信号名称;2764和6264均为 8KB 的储备芯片,需要13根地址线( A0A12)用于片内寻址;8088系统的其他地址线( A 13A 19)用于产生片选信号;FC000H的地址线状态为:1111 110 0 0000 0000 0000 FE000H的地址线状态为:11
5、11 111 0 0000 0000 0000 将A13A15用作译码输入,其他地址(制电路,连接如下图所示;A16A19=1111)用作译码掌握,可以得到如下译码控3 8086 工作模式 :1,最小模式,系统规模小,系统的掌握总线直接由 8086CPU 供应,总线掌握规律电路削减到最小,MN/MX* 引脚接 5V ;2 最大模式,系统规模较大,除8086CPU 外,仍可以有其它协处理器,系统的掌握总线由总线掌握器 8288 来供应,MN/MX* 引脚接 GND 4时钟周期 ,:系统主时钟CLK 一个周期信号所连续的时间又称T 状态( T 周期) CLK信号频率越高,时钟周期越短执行一个总线操
6、作所需要的时间称为总线周期;一个总线周期有如干个时钟周期组成;当储备器或接口的速度不满意CPU 要求是可增加时钟周期;执行一条指令所需要的时间称为指令周期,取决于主时钟频率和指令的复杂程度1 / 4 名师归纳总结 - - - - - - -第 1 页,共 4 页精选学习资料 - - - - - - - - - 5内储备器分为:随机读写储备器RAM 中信息可以按地址读出和写入但RAM 具有易失性掉电后储备的信息丢失不行复原只读储备器ROM 信息可以按地址读出但在一般状态下不能写入,内容一般不能被转变 断电后信息依旧存在6说明 SRAM 、DRAM 、MROM 、PROM 和 EPROM 的特点和
7、用途;SRAM :静态 RAM ,读写速度快,但是集成度低,容量小,主要用作 Cache 或小系统的内储备器;DRAM :动态 RAM ,读写速度慢于静态 RAM ,但是它的集成度高,单片容量大,现代微型运算机的“主存 ”均由 DRAM 构成;MROM :掩膜 ROM ,由芯片制作商在生产、制作时写入其中数据,成本低,适合于批量较大、程序和数据已经成熟、不需要修改的场合;PROM :可编程 ROM ,答应用户自行写入芯片内容;芯片出厂时,全部位均处于全“0”或“1”状态,数据写入后不能复原;因此,PROM 只能写入一次;EPROM:可擦除可编程只读储备器,可依据用户的需求,多次写入和擦除,重复
8、使用;用于系统开发,需要反复修改的场合;7 I/O 端口的编址有哪几种方法?各有什么利弊?80X86 系列 CPU 采纳哪种方法?I/O 端口的编址有两种不同的方式;,I/O 端口与内存统一编址:把内存的一部分地址安排给 I/O 端口,一个 8 位端口占用一个内存单元地址;已经用于 I/O 端口的地址,储备器不能再使用;I/O 端口与内存统一编址后,拜访内储备器单元和 I/O 端口使用相同的指令,这有助于降低 CPU 电路的复杂性,并给使用者供应便利;但是,I/O 端口占用内存地址,相对削减了内存可用范畴;而且,由于难以区分拜访内存和I/O 的指令,降低了程序的可读性和可保护性;I/O 端口与
9、内存独立编址:这种编址方法中,内储备器和 I/O 端口各自有自己独立的地址空间;拜访 I/O 端口需要特地的 I/O 指令;80x86 CPU 采纳 I/O 端口独立编址方式;8外部设备数据传送有哪几种掌握方式?从外部设备的角度,比较不同方式对外部设备的响应速度;直接传送方式(也称为无条件传送方式、同步传送方式):这种情形下,外部端口完全被动地等待 CPU 的拜访,没有确定的响应速度,响应时间取决于 CPU 劳碌的程度以及程序对外部设备掌握实行的策略;查询方式 :假如 CPU 在某一时刻只对一个外设采纳查询方式进行数据传输,CPU 的响应推迟约为310 个指令周期;响应速度快于中断方式,慢于D
10、MA 方式; 中断方式 :CPU 的响应推迟平均为几十个指令周期,慢于查询方式,但是这种方式可以同时治理多个外部设备;DMA 方式 :外部端口的传输恳求由DMA 掌握器响应,由于 DMAC 是一个专用于传输掌握的电路,任务单一,不发生DMA 传输竞争时,响应推迟仅为 12 个 DMAC 使用的时钟周期,远快于中断方式和查询方式;7表达一次查询式输出过程中,接口内各电路、信号的状态变化过程;CPU 从接口反复读取状态字:由地址译码电路产生状态端口挑选信号,该信号不影响接口内部的状态;外部设备输出完成后,返回“ 确认 ” 信号,该信号将状态寄存器相关位(READY )置位;如状态字说明外设已处于“
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022 现代 微型计算机 原理 接口 技术 教程 简单 范围
限制150内