2022年硬件设计规范分享 .pdf
《2022年硬件设计规范分享 .pdf》由会员分享,可在线阅读,更多相关《2022年硬件设计规范分享 .pdf(8页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、硬件 EMC 设计规范名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 1 页,共 8 页 - - - - - - - - - 1 硬件EMC 设计规范引言:本规范只简绍 EMC 的主要原则与结论,为硬件工程师们在开发设计中抛砖引玉。电磁干扰的三要素是干扰源、干扰传输途径、干扰接收器。EMC 就围绕这些问题进行研究。 最基本的干扰抑制技术是屏蔽、 滤波、接地。它们主要用来切断干扰的传输途径。广义的电磁兼容控制技术包括抑制干扰源的发射和提高干扰接 收器的敏感度,但已延伸到其他学科领域。本
2、规范重点在单板的EMC 设计上,附带一些必须的 EMC 知识及法则。在印制电路板设计阶段对电磁兼容考虑将减少电路在样机中发生电磁干扰。问题的种类 包括公共阻抗耦合、 串扰、 高频载流导线产生的辐射和通过由互连布线和印制线 形成的回路拾取噪声等。在高速逻辑电路里,这类问题特别脆弱,原因很多:1、电源与地线的阻抗随频率增加而增加,公共阻抗耦合的发生比较频繁;2、信号频率较高,通过寄生电容耦合到步线较有效,串扰发生更容易;3、信号回路尺寸与时钟频率及其谐波的波长相比拟,辐射更加显著。4、引起信号线路反射的阻抗不匹配问题。一、总体概念及考虑1、五一五规则,即时钟频率到 5MHz 或脉冲上升时间小于 5
3、ns,则PCB 板须采用多层板。2、不同电源平面不能重叠。3、公共阻抗耦合问题。模型:I1ZS1 VS1VS2 ZS2 I2ZL2ZL1 ZGVN1,2I1I2名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 2 页,共 8 页 - - - - - - - - - 2 模拟电路逻辑电路模拟接口电路逻辑接口电路连 接器VN1I2ZG 为电源I2 流经地平面阻抗 ZG 而在1号电路感应的噪声电压。由于地平面电流可能由多个源产生, 感应噪声可能高过模电的灵敏度或数电的抗扰度。解决办法:模拟与
4、数字电路应有各自的回路,最后单点接地;电源线与回线越宽越好;缩短印制线长度;电源分配系统去耦。4、减小环路面积及两环路的交链面积。5、一个重要思想是: PCB 上的EMC 主要取决于直流电源线的 Z0L L C C电源线分布电感与电容C ,好的滤波, L0,减小发射及敏感。W D Z0 L/C 377(d/w) (r/r) ,如果 模型:入射反射发射屏蔽材料吸收区域屏蔽效能 SE(dB)反射损耗 R (dB) 吸收损耗 A(dB) 高频射频屏蔽的关键是反射,吸收是低频磁场屏蔽的关键机理。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - -
5、 - 名师精心整理 - - - - - - - 第 4 页,共 8 页 - - - - - - - - - 4 2、 工作频率低于 1MHz 时, 噪声一般由电场或磁场引起, ( 磁场引起时干扰,一般在几百赫兹以内 ) ,1MHz 以上,考虑电磁干扰。单板上的屏蔽实体包括变压器、传感器、放大器、 DC/DC 模块等。更大的涉及单板间、子架、机架的屏蔽。3、 静电屏蔽不要求屏蔽体是封闭的, 只要求高电导率材料和接地两点。 电 磁屏蔽不要求接地, 但要求感应电流在上有通路, 故必须闭合。磁屏蔽要求高磁导率的材料做封闭的屏蔽体,为了让涡流产生的磁通和干扰产生的磁通相消达到吸收的目的,对材料有厚度的要
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年硬件设计规范分享 2022 硬件 设计规范 分享
限制150内