2022年退耦电容的选择和应用 .pdf
《2022年退耦电容的选择和应用 .pdf》由会员分享,可在线阅读,更多相关《2022年退耦电容的选择和应用 .pdf(5页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、退耦电容的选择和应用(zz)nilau 发表于 2007-10-13 14:09:00 关键词:去耦( decouple )、旁路( Bypass)、等效串联电感( ESL )、等效串联电阻( ESR )、高速电路设计、电源完整性(PI)、信号完整性( SI)高手和前辈们总是告诉我们这样的经验法则:“在电路板的电源接入端放置一个 110F 的电容,滤除低频噪声;在电路板上每个器件的电源与地线之间放置一个0.010.1 F 的电容,滤除高频噪声。”在书店里能够得到的大多数的高速PCB设计、高速数字电路设计的经典教程中也不厌其烦的引用该首选法则(老外俗称Rule of Thumb )。但是为什么要
2、这样使用呢?各位看官,如果你是电路设计高手,你可以去干点别的更重要的事情了,因为以下的内容仅是针对我等入门级甚至是门外级菜鸟。做电路的人都知道需要在芯片附近放一些小电容,至于放多大?放多少?怎么放?将该问题讲清除的文章很多,只是比较零散的分布于一些前辈的大作中。鄙人试着采用拾人牙慧的方法将几个问题放在一起讨论,希望能加深对该问题的理解;如果很不幸,这些对你的学习和工作正好稍有帮助,那我不胜荣幸的屁颠屁颠的了。首先就我的理解介绍两个常用的简单概念。什么是旁路?旁路( Bypass),是指给信号中的某些有害部分提供一条低阻抗的通路。电源中高频干扰是典型的无用成分,需要将其在进入目标芯片之前提前干掉
3、,一般我们采用电容到达该目的。用于该目的的电容就是所谓的旁路电容( Bypass Capacitor ), 它利用了电容的频率阻抗特性(理想电容的频率特性随频率的升高,阻抗降低,这个地球人都知道),可以看出旁路电容主要针对高频干扰(高是相对的,一般认为20MHz 以上为高频干扰,20MHz 以下为低频纹波)。什么是退耦?退耦( Decouple),最早用于多级电路中,为保证前后级间传递信号而不互相影响各级静态工作点的而采取的措施。在电源中退耦表示,当芯片内部进行开关动作或输出发生变化时,需要瞬时从电源线上抽取较大电流,该瞬时的大电流可能导致电源线上电压的降低,从而引起对自身和其他器件的干扰。为
4、了减少这种干扰,需要在芯片附近设置一个储电的“小水池”以提供这种瞬时的大电流能力。在电源电路中,旁路和退耦都是为了减少电源噪声。旁路主要是为了减少电源上的噪声对器件本身的干扰(自我保护);退耦是为了减少器件产生的噪声对电源的干扰(家丑不外扬)。有人说退耦是针对低频、旁路是针对高频,我认为这样说是不准确的,高速芯片内部开关操作可能高达上GHz ,由此引起对电源线的干扰明显已经不属于低频的范围,为此目的的退耦电容同样需要有很好的高频特性。本文以下讨论中并不刻意区分退耦和旁路,认为都是为了滤除噪声,而不管该噪声的来源。简单说明了旁路和退耦之后,我们来看看芯片工作时是怎样在电源线上产生干扰的。我们建立
5、一个简单的IO Buffer 模型,输出采用图腾柱IO驱动电路,由两个互补MOS 管组成的输出级驱动一个带有串联源端匹配电阻的名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 1 页,共 5 页 - - - - - - - - - 传输线(传输线阻抗为Z0)。为了做成纯文档的格式,尽量采用文字说明,不不采用图片,这样给理解带来一定的困难,看官们见笑了。设电源引脚和地引脚的封装电感和引线电感之和分别为: Lv 和 Lg。两个互补的 MOS 管(接地的 NMOS 和接电源的PMOS )简单
6、作为开关使用。假设初始时刻传输线上各点的电压和电流均为零,在某一时刻器件将驱动传输线为高电平,这时候器件就需要从电源管脚吸收电流。在时间 T1,使 PMOS 管导通,电流从PCB 板上的 VCC 流入,流经封装电感Lv,跨越 PMOS 管,串联终端电阻,然后流入传输线,输出电流幅度为VCC/(2Z0)。电流在传输线网络上持续一个完整的返回(Round-Trip )时间,在时间 T2结束。之后整个传输线处于电荷充满状态,不需要额外流入电流来维持。当电流瞬间涌过封装电感Lv 时,将在芯片内部的电源提供点产生电压被拉低的扰动。该扰动在电源中被称之为同步开关噪声(SSN ,Simultaneous S
7、witching Noise;SSO ,Simultaneous Switching Output Noise)或 Delta I噪声。在时间 T3,关闭 PMOS 管,这一动作不会导致脉冲噪声的产生,因为在此之前 PMOS 管一直处于打开状态且没有电流流过的。 同时打开 NMOS 管,这时传输线、地平面、封装电感Lg 以及 NMOS 管形成一回路,有瞬间电流流过开关 B,这样在芯片内部的地结点处产生参考电平点被抬高的扰动。该扰动在电源系统中被称之为地弹噪声(Ground Bounce,我个人读着地 tan )。实际电源系统中存在芯片引脚、PCB 走线、电源层、底层等任何互连线都存在一定电感值
8、,因此上面就IC 级分析的 SSN和地弹噪声在进行 Board Level分析时,以同样的方式存在,而不仅仅局限于芯片内部。就整个电源分布系统来说(Power Distribute System)来说,这就是所谓的电源电压塌陷噪声。因为芯片输出的开关操作以及芯片内部的操作,需要瞬时的从电源抽取较大的电流,而电源特性来说不能快速响应该电流变化,高速开关电源开关频率也仅有MHz量级。为了保证芯片附近电源线上的电压不至于因为SSN 和地弹噪声降低超过器件手册规定的容限,这就需要在芯片附近为高速电流需求提供一个储能电容,这就是我们所要的退耦电容。如果电容是理想的电容,选用越大的电容当然越好了,因为越大
9、电容越大,瞬时提供电量的能力越强,由此引起的电源轨道塌陷的值越低,电压值越稳定。但是,实际的电容并不是理想器件,因为材料、封装等方面的影响,具备有电感、电阻等附加特性;尤其是在高频环境中更表现的更像电感的电气特性。我们都知道实际电容的模型简单的以电容、电阻和电感建立。除电容的容量 C以外,还包括以下寄生参数: 1、等效串联电阻 ESR (Resr):电容器的等效串联电阻是由电容器的引脚电阻与电容器两个极板的等效电阻相串联构成的。当有大的交流电流通过电容器, Resr 使电容器消耗能量 ( 从而产生损耗 ) ,由此电容中常用用损耗因子表示该参数。 2、等效串联电感 ESL (Lesl ):电容器
10、的等效串联电感是由电容器的引脚电感与电容器两个极板的等效电感串联构成的。 3、 等效并联电阻 EPR Rp : 就是我们通常所说的电容器泄漏电阻,在交流耦合应用、存储应用 ( 例如模拟积分器和采样保持器)以及当电容器用于名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 2 页,共 5 页 - - - - - - - - - 高阻抗电路时, Rp是一项重要参数, 理想电容器中的电荷应该只随外部电流变化。然而实际电容器中的Rp使电荷以 RC时间常数决定的速度缓慢泄放。还是两个参数 RDA
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年退耦电容的选择和应用 2022 年退耦 电容 选择 应用
限制150内