2022年设计60进制计数器--电子技术基础课程设计 .pdf
《2022年设计60进制计数器--电子技术基础课程设计 .pdf》由会员分享,可在线阅读,更多相关《2022年设计60进制计数器--电子技术基础课程设计 .pdf(12页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、X X 大学电子技术基础实验课程设计用 74LS161设计六十进制计数器学院:班级:姓名:学号:精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 1 页,共 12 页用 74LS161设计六十进制计数器摘要计数器是一个用以实现计数功能的时序部件,它不仅可用来及脉冲数,还常用作数子系统的定时、分频和执行数字运算以及其它特定的逻辑功能。目前,无论是TTL还是 CMOS集成电路,都有品种较齐全的中规模集成计数器。使用者只要借助于器件手册提供的功能和工作波形图以及引出端的排列,就能正确运用这些器件。计数器在现代社会中用途中十分广泛,在工业生产、各种和记数有关
2、电子产品。如定时器,报警器、时钟电路中都有广泛用途。在配合各种显示器件的情况下实现实时监控,扩展更多功能。利用两片 74LS161分别作为六十进制计数器的高位和低位,分别与数码管连接。把其中的一个通过一个与门器件构成一个十进制计数器,另一个芯片构成六进制计数器。十进制计数器(个位)和六进制计数器(十位)均采用反馈清零法利用两个74LS161构成。当个位计数器从 1001 计数到 0000 时,十位计数器要计数一次, 可通过两芯片之间级联实现。使用 200HZ时钟信号作为计数器的时钟脉冲。根据设计基理可知,计数器初值为00,按递增方式计数,增到59 时,再自动返回到 00。关键字 :60 进制,
3、计数器, 74LS161 ,级联精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 2 页,共 12 页目录第 1 章 概述 1 1.1 计数器设计目的 1 1.2 计数器设计组成 1 第 2 章 六十进制计数器设计描述 2 2.1 74LS161 的功能 2 2.2 方案框架 3 第 3 章 六十进制计数器的设计与仿真 4 3.1 基本电路分析设计 4 3.2 计数器电路的仿真 6 第 4 章 总结 8 精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 3 页,共 12 页1第1章 概述计数器是一个用以实现
4、计数功能的时序部件,它不仅可用来及脉冲数,还常用作数子系统的定时、分频和执行数字运算以及其它特定的逻辑功能。计数器种类很多。按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。根据计数制的不同,分为二进制计数器、十进制计数器和任意进制计数器。根据计数器的增减趋势,又分为加法、减法和可逆计数器。还有可预制数和可变程序功能计数器等等。目前,无论是TTL 还是 CMOS 集成电路,都有品种较齐全的中规模集成计数器。使用者只要借助于器件手册提供的功能和工作波形图以及引出端的排列,就能正确运用这些器件。计数器在现代社会中用途中十分广泛,在工业生产、各种和记数有关电子产品。如定时
5、器,报警器、时钟电路中都有广泛用途。在配合各种显示器件的情况下实现实时监控,扩展更多功能。1.1 计数器设计目的(1) 每隔 1s,计数器增 1;能以数字形式显示时间。(2) 熟练掌握计数器的各个部分的结构。(3) 计数器间的级联。(4) 不同芯片也可实现六十进制。1.2 计数器设计组成(1) 用两个 74ls161 芯片和门电路元件实现。(2) 当定时器递增到 59 时,定时器会自动返回到00 显示,然后继续计时。(3) 本设计主要设备是两个74LS161同步十六进制计数器,并且由200HZ 、5V电源供电。(4) 两个芯片间的级联。精选学习资料 - - - - - - - - - 名师归纳
6、总结 - - - - - - -第 4 页,共 12 页2第2章 六十进制计数器设计描述2.1 74LS161 的功能74LS161为 4 位二进制同步加法计数器。 图 2-1 是它的管脚排列图, 其中CR是异步清零端,LD是预置数控制端, D3 D2 D1 D0是预置数输入端, CTt和 CTp是计数使能端, CO是进位输出端( CO=Q3 Q0) 。图 2-1 74LS161 的管脚排列图表 2-1 是 74LS161的功能表,由表可知, 74LS161具有以下功能:表 2-1 74LS161的功能表(1)异步清零。当CR0 时,不管其他输入端的状态如何,不论有无时钟脉冲CP ,计数器输出
7、将被直接置零(Q3Q2QlQ00000) ,称为异步清零。(2)同步预置数。当CR1、LD0 时,且在输入时钟脉冲CP上升沿的作用下,输入端的数据 D3 D2 D1 D0被置入计数器的输出端,即Q3Q2QlQ0D3 D2 D1 D0。由于这个操作要与CP上升沿同步,所以称为同步预置数。(3)保持。当CRLD1,且 CTtCTp0 时,不论有无 CP脉冲作用,计数器都将保持原有的状态不变。输入输出CRLDCTt CTpCP D3 D2 D1 D0Q3 Q2 Ql Q00 1 1 1 1 0 1 1 1 0 0 1 1 D3 D2 D1 D00 0 0 0 D3 D2 D1 D0保持保持计数精选学
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年设计60进制计数器-电子技术基础课程设计 2022 设计 60 计数器 电子技术 基础 课程设计
限制150内