数字电子技术课程设计实验报告.docx
《数字电子技术课程设计实验报告.docx》由会员分享,可在线阅读,更多相关《数字电子技术课程设计实验报告.docx(8页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、数字电子技术课程设计实验报告 常州工学院 数字电子技术课设报告 课题名称数字电子计数器 学院计算机信息工程学院 学期2022-2022学年第一学期 专业通信工程 学号14030724 姓名王明高 班级14 通信一 2022 年12月30日 目录 一设计目的和意义 (4) 二设计内容和要求 (4) 三设计思路 (5) 3.1数字计时器的基本原理 (5) 3.1.1石英晶体振荡器设计 (6) 3.1.2石英晶体振荡器设计分频器设计 (7) 3.1.3计数器设计 (8) 3.1.4译码和显示电路 (9) 3.1.5校时电路 (10) 3.1.7控制电路设计 (11) 3.1.8鸣叫电路 (12) 四
2、器件的选用 (13) 4.1器材 (13) 4.1.1元器件 (13) 4.1.2仪器 (14) 4.2其他问题和原则 (14) 五如问用实验箱来实现课题,在实现课题时碰到了哪些实际问题?如何处理?如何提高工作效率? (15) 六通过本次课程设计,谈谈心得体会。 (16) 七附件一 (16) 八附件二:原理图、接线图等 (20) 连线实物图: (23) 九附件三:元件清单表 (23) 一设计目的和意义 本课题设计的是数字电子计时器,它包含两个电路部分数字电子计时电路和整点报时电路。对于数字电子计时器电路来说目的就是了解计时器主体电路的组成及工作原理;熟悉采用异步时序电路设计方法实现课题要求;熟
3、悉集成电路及有关电子元器件的使用。而整点报时电路主要是为了掌握异步时序电路设计方法,结合课题一完成整点报时电路设计,解决有关实际问题,锻炼综合应用能力。 二设计内容和要求 2.1数字电子计时电路的设计要求为: 1根据计时器的方框图和指定器件,完成计时器主体电路设计及实验; 2利用异步时序电路的方法,设计一个24进制的时控电路,要求当计数器运行到23时59分59秒时,秒个位计数器再接收一个秒脉冲信号后,计数器自动显示为00时00分00秒,完成进制的计时要求; 3具有校时、分、秒; 4在实验板上安装、调试出课题所要求的计时器; 5画出逻辑电路图、时序图,并写出设计报告。 2.2整点报时电路的设计要
4、求如下: 1计一个电路,当计时器每逢运行到整点时,皆要发出整点报时鸣叫声; 2报时信号模拟上海人民广播电台的报时频率,前五响为低音(750HZ), 后一响为高音(1000HZ); 3开始鸣第一响,整点时鸣最后一响,共鸣叫六响; 4每次鸣叫历时0.5秒; 5画出有关时序图及原理图。 三设计思路 3.1数字计时器的基本原理 数字计时器一般由振荡器、分频器、计数器、译码器、显示器等几部分组成,各部分电路都是数字电路中应用最广的基本电路。计时器主体框图如图11所示。石英晶体振荡器产生的时标信号送到分频器,分频电路将时标信号分成每秒 一次的方波作为秒信号。秒信号送入计数器进行计数,并将累计结果以“时”、
5、“分”、“秒”的数字显示出来。“秒”显示由两级计数器和译码器组成的十进制电路实现。 “分”显示电路与“秒”相同;“时”显示电路由两级计数器和译码器组成的二十四进制计数电路来实现。所有计时结果由六位LED七段显示器显示。现分别介绍如下: 图11 计时器主体电路框图 3.1.1石英晶体振荡器设计 石英晶体振荡器的作用是产生一个标准频率信号,然后再由分频器分成时间秒脉冲,因此振荡器振荡的精度与稳定度,决定了计时器的精度和质量。 振荡电路由石英晶体、微调电容、反相器构成,如图12所示。图中Rf 为反馈电阻(10100M),目的是为CMOS反相器提供偏置,使其工作在放大状态(而不是作反相器用)。C1是频
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 课程设计 实验 报告
限制150内