滤波法及数字锁相环法位同步提取实验-模拟锁相环实验-载波同步帧同步实验.doc
《滤波法及数字锁相环法位同步提取实验-模拟锁相环实验-载波同步帧同步实验.doc》由会员分享,可在线阅读,更多相关《滤波法及数字锁相环法位同步提取实验-模拟锁相环实验-载波同步帧同步实验.doc(7页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、实验十九 滤波法及数字锁相环法位同步提取实验实验项目三 数字锁相环法位同步观测(1)观测“数字锁相环输入”和“输入跳变指示”,观测当“数字锁相环输入”没有跳变和有跳变时“输入跳变指示”的波形。从图中可以观察出,若前一位数据有跳变,则判断有效,“输入跳变指示”输出表示1;否则,输出0表示判断无效。(2)观测“数字锁相环输入”和“鉴相输出”。观测相位超前滞后的情况数字锁相环的超前滞后鉴相器需要排除位流数据输入连续几位码值保持不变的不利影响。在有效的相位比较结果中仅给出相位超前或相位滞后两种相位误差极性,而相位误差的绝对大小固定不变。经观察比较,“鉴相输出”比“数字锁相环输入”超前两个码元。 (3)
2、观测“插入指示”和“扣除指示”。思考题:分析波形有何特点,为什么会出现这种情况。因为可变分频器的输出信号频率与实验所需频率接近,将其和从信号中提取的相位参考信号同时送入相位比较器,比较的结果若是载波频率高了,就通过补抹门抹掉一个输入分频器的脉冲,相当于本地振荡频率降低;相反,若示出本地频率低了时就在分频器输入端的两个输入脉冲间插入一个脉冲,相当于本地振荡频率上升,从而了达到同步的目的。 (4)以信号源模块“CLK”为触发,观测13号模块的“BS2”。思考题:BS2恢复的时钟是否有抖动的情况,为什么?试分析BS2抖动的区间有多大?如何减小这个抖动的区间?有抖动的存在,是因为可变分频器的存在使得下
3、一个时钟沿的到来时间不确定,从而引入了相位抖动。而这种引入的误差是无法消除的。减小相位抖动的方法就是将分频器的分频数提高。 实验二十 模拟锁相环实验实验项目一 VCO自由振荡观测(1)示波器CH1接TH8,CH2接TH4输出,对比观测输入及输出波形。对比波形可以发现TH8与TH4信号输入与输出错位半个周期实验项目二 同步带测量(1) 示波器CH1接13号模块TH8模拟锁相环输入,CH2接TH4输出BS1,观察TH4输出处于锁定状态。将正弦波频率调小直到输出波形失锁,此时的频率大小f1为 400Hz ;将频率调大,直到TH4输出处于失锁状态,记下此时频率f2为 9.25kHz 。如右图所示,方波
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 滤波 数字 锁相环法位 同步 提取 实验 模拟 锁相环 载波
限制150内